This HTML5 document contains 192 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dctermshttp://purl.org/dc/terms/
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
n12http://dbpedia.org/resource/Input/
n8http://dbpedia.org/resource/IBM_System/
n14https://global.dbpedia.org/id/
dbthttp://dbpedia.org/resource/Template:
dbpedia-ukhttp://uk.dbpedia.org/resource/
rdfshttp://www.w3.org/2000/01/rdf-schema#
n4http://dbpedia.org/resource/360/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n20http://dbpedia.org/resource/Z/
owlhttp://www.w3.org/2002/07/owl#
wikipedia-enhttp://en.wikipedia.org/wiki/
dbphttp://dbpedia.org/property/
dbchttp://dbpedia.org/resource/Category:
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
wikidatahttp://www.wikidata.org/entity/
dbrhttp://dbpedia.org/resource/
n9http://dbpedia.org/resource/System/

Statements

Subject Item
dbr:List_of_instruction_sets
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
dbo:wikiPageRedirects
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Comparison_of_CPU_microarchitectures
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Comparison_of_instruction_set_architectures
rdfs:label
Порівняння архітектур систем команд Comparison of instruction set architectures
rdfs:comment
An instruction set architecture (ISA) is an abstract model of a computer, also referred to as computer architecture. A realization of an ISA is called an implementation. An ISA permits multiple implementations that may vary in performance, physical size, and monetary cost (among other things); because the ISA serves as the interface between software and hardware. Software that has been written for an ISA can run on different implementations of the same ISA. This has enabled binary compatibility between different generations of computers to be easily achieved, and the development of computer families. Both of these developments have helped to lower the cost of computers and to increase their applicability. For these reasons, the ISA is one of the most important abstractions in computing tod Архітектура ЕОМ часто описується як n-бітова архітектура, де n найчастіше дорівнює 8, 16, 32, 64 і так далі, що фактично є сильним спрощенням. У архітектури ЕОМ часто є декілька більш-менш «природних» розмірів даних в наборі команд, але їх впровадження апаратними засобами може сильно відрізнятися. У багатьох архітектур є системи команд, що впливають на зменшення і/або збільшення удвічі розміру відповідних процесорів головного операційного автомата. Прикладами є Intel 8080, Zilog Z80, Motorola 68000, а також багато інших. На цьому типі реалізації удвічі ширший розмір операції, як правило, також займає удвічі більшу кількість тактів (що не є типовим для високоефективної реалізації). На 68000, наприклад, це означає, що замість 4 тиків годинника, їх було б 8. Цей чип може бути описаний як 32-б
dcterms:subject
dbc:Computing_comparisons dbc:Computer_architecture dbc:Instruction_set_architectures
dbo:wikiPageID
22549668
dbo:wikiPageRevisionID
1123214311
dbo:wikiPageWikiLink
dbr:48-bit_computing dbr:Visual_Instruction_Set dbr:CDC_6000_series dbr:CDC_6600 dbr:XOP_instruction_set dbr:16-bit_computing dbr:Memory_consistency dbr:Bit_Manipulation_Instruction_Sets dbr:SuperH n4:195 dbr:Processor_register dbr:RX_microcontroller_family dbr:AVR32 dbr:Computer_performance dbr:PA-RISC dbr:Data_type dbr:Jazelle dbr:VAX dbr:Benchmark_(computing) dbr:PowerPC dbr:MOS_Technology_6502 dbr:Endianness dbr:CDC_3600 dbr:SPARC dbr:Z80 dbr:Interface_(computing) dbr:ESi-RISC dbr:Computing dbr:X87 dbr:Computer_hardware dbr:AES_instruction_set dbr:8080 dbr:Transputer dbr:Microprocessor dbr:Atmel_AVR_instruction_set dbr:SSE3 dbr:Huffman_coding dbr:Addressing_mode n8:360_architecture dbr:MIPS_architecture dbr:8051 dbr:PDP-8 dbr:24-bit_computing dbr:Computer n8:360 dbr:Register_file dbr:IA-32 n9:370 n8:360_Model_30 dbr:ARM_architecture dbr:Processor_design dbr:PDP-11 dbr:Java_virtual_machine dbr:64-bit_computing dbr:RISC dbr:Decimal_computer dbr:Motorola_68000_series dbr:Complex_instruction_set_computer dbr:Elliott_803 dbr:Operand dbr:DLX dbr:Motorola_6809 dbr:Central_processing_unit dbr:Register_renaming dbr:Ternary_computer dbr:Register_window dbc:Computing_comparisons dbr:MDMX dbr:SSE2 dbr:32-bit_computing dbr:SSE4 dbr:Software dbr:Loongson dbr:Register–memory_architecture n12:output dbr:Binary_compatibility dbr:Physical_Address_Extension dbr:Machine_instruction dbr:Machine_language dbr:Very_long_instruction_word dbr:S+core dbr:DEC_Alpha dbr:8-bit_computing dbr:SSSE3 dbr:IBM_POWER_instruction_set_architecture dbr:3DNow! dbr:Power_ISA dbr:Main_memory dbr:Binary_number dbr:Programmer dbr:12-bit_computing dbr:ARC_(processor) dbr:RISC-V dbr:Streaming_SIMD_Extensions dbr:Itanium dbr:LatticeMico32 dbr:Minimal_instruction_set_computer dbr:Nios_II dbr:Multimedia_Acceleration_eXtensions dbr:Load–store_architecture dbr:AltiVec dbr:MMIX dbr:X86-64 dbr:Power_of_two dbr:Stack_machine dbr:Bytes dbr:Byte dbr:X86 dbr:Cell_(microprocessor) dbr:OpenRISC dbr:Explicitly_parallel_instruction_computing dbr:Branch_(computer_science) dbr:Blackfin dbr:18-bit_computing dbr:MC68000 dbr:M32R dbr:Comparison_of_CPU_microarchitectures dbr:MMX_(instruction_set) dbr:Reduced_instruction_set_computer dbc:Computer_architecture dbr:Transmeta_Crusoe dbr:MIPS-3D dbr:60-bit_computing dbr:Elbrus_2000 n20:Architecture dbr:FMA_instruction_set dbr:Fujitsu_A64FX dbr:Computer_architecture dbr:36-bit_computing dbc:Instruction_set_architectures dbr:Advanced_Vector_Extensions dbr:F16C dbr:Instruction_set dbr:Instruction_set_architecture dbr:Bit dbr:NS320xx
owl:sameAs
n14:zNGZ dbpedia-uk:Порівняння_архітектур_систем_команд wikidata:Q21074989
dbp:wikiPageUsesTemplate
dbt:Efn dbt:Tooltip dbt:Yes dbt:Abbr dbt:No dbt:Ubl dbt:Confusing_section dbt:Dunno dbt:CPU_technologies dbt:Partial dbt:Notelist dbt:Interlanguage_link dbt:Reflist dbt:Main
dbp:date
October 2021
dbp:reason
Open and Royalty free are not defined and most entries are unsourced
dbo:abstract
Архітектура ЕОМ часто описується як n-бітова архітектура, де n найчастіше дорівнює 8, 16, 32, 64 і так далі, що фактично є сильним спрощенням. У архітектури ЕОМ часто є декілька більш-менш «природних» розмірів даних в наборі команд, але їх впровадження апаратними засобами може сильно відрізнятися. У багатьох архітектур є системи команд, що впливають на зменшення і/або збільшення удвічі розміру відповідних процесорів головного операційного автомата. Прикладами є Intel 8080, Zilog Z80, Motorola 68000, а також багато інших. На цьому типі реалізації удвічі ширший розмір операції, як правило, також займає удвічі більшу кількість тактів (що не є типовим для високоефективної реалізації). На 68000, наприклад, це означає, що замість 4 тиків годинника, їх було б 8. Цей чип може бути описаний як 32-бітова архітектура з 16-бітовою реалізацією. Зовнішня ширина шини даних часто не допомагає визначити ширину архітектури; є також 32-бітовими чипами з різними зовнішніми шинами даних. NS32764 мав 64-бітову шину, але використав 32-бітові регістри. Ширина адресної шини в різних випадках може або відрізнятися від ширини шини даних, або бути такою ж. У ранніх 32-бітових мікропроцесорів часто була 24-бітова адресна шина, як це була, наприклад, у процесорах IBM System/360. An instruction set architecture (ISA) is an abstract model of a computer, also referred to as computer architecture. A realization of an ISA is called an implementation. An ISA permits multiple implementations that may vary in performance, physical size, and monetary cost (among other things); because the ISA serves as the interface between software and hardware. Software that has been written for an ISA can run on different implementations of the same ISA. This has enabled binary compatibility between different generations of computers to be easily achieved, and the development of computer families. Both of these developments have helped to lower the cost of computers and to increase their applicability. For these reasons, the ISA is one of the most important abstractions in computing today. An ISA defines everything a machine language programmer needs to know in order to program a computer. What an ISA defines differs between ISAs; in general, ISAs define the supported data types, what state there is (such as the main memory and registers) and their semantics (such as the memory consistency and addressing modes), the instruction set (the set of machine instructions that comprises a computer's machine language), and the input/output model.
prov:wasDerivedFrom
wikipedia-en:Comparison_of_instruction_set_architectures?oldid=1123214311&ns=0
dbo:wikiPageLength
27431
foaf:isPrimaryTopicOf
wikipedia-en:Comparison_of_instruction_set_architectures
Subject Item
dbr:Complex_instruction_set_computer
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Computer_programming
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:ARC_(processor)
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Processor_design
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Instruction_set_architecture
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Microprocessor
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Comparison_of_CPU_architectures
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
dbo:wikiPageRedirects
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Comparison_of_CPUs
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Comparison_of_cpu_architectures
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
dbo:wikiPageRedirects
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:List_of_CPU_architectures
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
dbo:wikiPageRedirects
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Notable_CPU_architectures
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
dbo:wikiPageRedirects
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Notable_cpu_architectures
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
dbo:wikiPageRedirects
dbr:Comparison_of_instruction_set_architectures
Subject Item
dbr:Comparison_of_instruction_sets
dbo:wikiPageWikiLink
dbr:Comparison_of_instruction_set_architectures
dbo:wikiPageRedirects
dbr:Comparison_of_instruction_set_architectures
Subject Item
wikipedia-en:Comparison_of_instruction_set_architectures
foaf:primaryTopic
dbr:Comparison_of_instruction_set_architectures