About: R3000

An Entity of Type: WikicatMIPSMicroprocessors, from Named Graph: http://dbpedia.org, within Data Space: dbpedia.org

The R3000 is a 32-bit RISC microprocessor chipset developed by MIPS Computer Systems that implemented the MIPS I instruction set architecture (ISA). Introduced in June 1988, it was the second MIPS implementation, succeeding the R2000 as the flagship MIPS microprocessor. It operated at 20, 25 and 33.33 MHz. The R3000 CPU does not include level 1 cache. Instead, its on-chip cache controller operates external data and instruction caches of up to 256 KB each. It can access both caches during the same clock cycle. Derivatives of the R3000 for non-embedded applications include:

Property Value
dbo:abstract
  • El R3000 es un chipset de microprocesador RISC de 32 bits desarrollado por MIPS Computer Systems que implementó la arquitectura del conjunto de instrucciones MIPS I (ISA). Introducido en junio de 1988, fue la segunda implementación de MIPS, sucediendo al R2000 como el microprocesador insignia de MIPS. Funcionó a 20, 25 y 33.33 MHz. El conjunto de instrucciones MIPS 1 es pequeño en comparación con los de las arquitecturas contemporáneas como x86 de Intel y 68000 de Motorola, codifica solo las operaciones más comúnmente utilizadas y admite pocos modos de direccionamiento. Combinado con su longitud de instrucción fija y solo tres tipos diferentes de formatos de instrucción, esta decodificación y procesamiento de instrucciones simplificadas. Empleó una tubería de instrucciones de 5 etapas, lo que permite la ejecución a una velocidad cercana a una instrucción por ciclo, inusual para su tiempo. Esta generación de MIPS admite hasta cuatro coprocesadores. Además del núcleo de la CPU, el microprocesador R3000 incluye un procesador de control (CP), que contiene un búfer de traducción Lookaside y una unidad de gestión de memoria.​ El CP funciona como coprocesador. Además del CP, el R3000 también puede admitir un coprocesador numérico externo R3010 y otros dos coprocesadores externos. La CPU R3000 no incluye caché L1. En su lugar, su controlador de caché en chip opera datos externos y cachés de instrucciones de hasta 256 KB cada uno. Puede acceder a ambas cachés durante el mismo ciclo de reloj. El R3000 tuvo mucho éxito y fue utilizado por muchas compañías en sus estaciones de trabajo y servidores, incluyendo: * Ardent Computer * Digital Equipment Corporation (DEC) para sus estaciones de trabajo DECstation y servidores DECsystem multiprocesador * Evans y Sutherland para sus estaciones de trabajo de la serie Vision (ESV) * MIPS Computer Systems para sus servidores y estaciones de trabajo MIPS RISC / os Unix. * NEC para sus estaciones de trabajo RISC EWS4800 y servidores UP4800 . * Prime Computer * Pyramid Technology * Seiko Epson * Silicon Graphics para sus estaciones de trabajo Professional IRIS, Personal IRIS e Indigo, y los sistemas de visualización multiprocesador Power Series * Sony para su PlayStation y PlayStation 2 (a una frecuencia de reloj de 37.5 MHz para usar como CPU de E/S y a 33.8 MHz para compatibilidad con juegos de PlayStation) consolas de videojuegos y estaciones de trabajo NEWS, así como la unidad de arcade analógica Bemani System 573, que se ejecuta en el R3000A. * Computadoras en tándem para sus servidores tolerantes a fallas NonStop Cyclone / R y CLX / R * Whitechapel Workstations para su estación de trabajo Hitech-20 * La sonda New Horizons​​​ El R3000 también se usó como un microprocesador para dispositivos integrados. Cuando los avances en la tecnología la volvieron obsoleta para los sistemas de alto rendimiento, encontró un uso continuo en diseños de menor costo. Empresas como LSI Logic desarrollaron derivados del R3000 específicamente para sistemas integrados. El R3000 fue un desarrollo adicional del R2000 con mejoras menores que incluyen un TLB más grande y un bus más rápido a las cachés externas. La matriz R3000 contenía 115,000 transistores y medía aproximadamente 75,000 milésimas cuadradas (48 mm²).​ MIPS era una compañía que no fabricaba sus propios semiconductores, por lo que el R3000 fue fabricado por socios de MIPS que incluyen Integrated Device Technology (IDT), LSI Logic, NEC Corporation, Performance Semiconductor y otros. Fue fabricado en un proceso CMOS de 1.2 µm​ con dos niveles de interconexión de aluminio. Los derivados del R3000 para aplicaciones no integradas incluyen: * R3000A: un nuevo desarrollo de MIPS introducido en 1989. Funcionó a frecuencias de reloj de hasta 40 MHz. * PR3400: Desarrollado por Performance Semiconductor, introducido en mayo de 1991, también con hasta 40 MHz. Integró el Performance Semiconductor PR3000A y PR3010A en un solo troquel. Los derivados del R3000 para aplicaciones integradas incluyen: * PR31700: Un microcontrolador de 75 MHz de Philips Semiconductors. Fabricado en un proceso de 0.35 μm, en un LQFP de 208 pines, funcionando a 3.3 V y consumiendo 0.35 W. * RISController: una familia de microcontroladores de gama baja de IDT. Los modelos incluyen R3041, R3051, R3052 y R3081. * TX3900: Un microcontrolador de Toshiba. * Mongoose-V: Una CPU de 10–15 MHz endurecida por radiación y expandida para uso en naves espaciales. Aún se usa en aplicaciones como la sonda espacial New Horizons de la NASA. (es)
  • The R3000 is a 32-bit RISC microprocessor chipset developed by MIPS Computer Systems that implemented the MIPS I instruction set architecture (ISA). Introduced in June 1988, it was the second MIPS implementation, succeeding the R2000 as the flagship MIPS microprocessor. It operated at 20, 25 and 33.33 MHz. The MIPS 1 instruction set is small compared to those of the contemporary 80x86 and 680x0 architectures, encoding only more commonly used operations and supporting few addressing modes. Combined with its fixed instruction length and only three different types of instruction formats, this simplified and processing. It employed a 5-stage instruction pipeline, enabling execution at a rate approaching one instruction per cycle, unusual for its time. This MIPS generation supports up to four co-processors. In addition to the CPU core, the R3000 microprocessor includes a Control Processor (CP), which contains a Translation Lookaside Buffer and a Memory Management Unit. The CP works as a coprocessor. Besides the CP, the R3000 can also support an external R3010 numeric coprocessor, along with two other external coprocessors. The R3000 CPU does not include level 1 cache. Instead, its on-chip cache controller operates external data and instruction caches of up to 256 KB each. It can access both caches during the same clock cycle. The R3000 found much success and was used by many companies in their workstations and servers. Users included: * Ardent Computer * Atari COJAG (A Modifided Atari Jaguar For Arcade Systems) * Digital Equipment Corporation (DEC) for their DECstation workstations and multiprocessor DECsystem servers * Evans & Sutherland for their Vision (ESV) series workstations * MIPS Computer Systems for their MIPS RISC/os Unix workstations and servers. * NEC for their RISC workstations and servers. * Prime Computer * Pyramid Technology * Seiko Epson * Silicon Graphics for their Professional IRIS, Personal IRIS and Indigo workstations, and the multiprocessor Power Series visualization systems * Sony for their PlayStation and PlayStation 2 (SCPH-10000 to SCPH-700XX - clocked at 37.5 MHz for use as an I/O CPU and at 33.8 MHz for compatibility with PlayStation games) video game consoles, and NEWS workstations, as well as the Bemani System 573 Analog arcade unit, which runs on the R3000A. * Tandem Computers for their NonStop Cyclone/R and CLX/R fault-tolerant servers * Whitechapel Workstations for their Hitech-20 workstation * New Horizons Probe The R3000 was also used as an embedded microprocessor. When advances in technology rendered it obsolete for high-performance systems, it found continued use in lower-cost designs. Companies such as LSI Logic developed derivatives of the R3000 specifically for embedded systems. The R3000 was a further development of the R2000 with minor improvements including larger TLB and a faster bus to the external caches. The R3000 die contained 115,000 transistors and measured about 75,000 square mils (48 mm2). MIPS was a fabless semiconductor company, so the R3000 was fabricated by MIPS partners including Integrated Device Technology (IDT), LSI Logic, NEC Corporation, , and others. It was fabricated in a 1.2 μm complementary metal–oxide–semiconductor (CMOS) process with two levels of aluminium interconnect. Derivatives of the R3000 for non-embedded applications include: * R3000A - A further development by MIPS introduced in 1989. It operated at clock frequencies up to 40 MHz. * PR3400 - Developed by Performance Semiconductor, introduced in May 1991, also at up to 40 MHz. It integrated the Performance Semiconductor PR3000A and PR3010A onto a single die. Derivatives of the R3000 for embedded applications include: * PR31700 - A 75 MHz microcontroller from Philips Semiconductors. Fabricated in a 350 nm process, delivered in a 208-pin LQFP, it operated at 3.3 V and dissipated only 350 mW. * RISController - A family of low-end microcontrollers from IDT. Models include the R3041, R3051, R3052, R3071 and R3081. * TX3900 - A microcontroller from Toshiba. * Mongoose-V - A radiation-hardened and expanded 10–15 MHz CPU for use on spacecraft, it is still in use today in applications such as NASA's New Horizons space probe. (en)
  • R3000はMIPS I命令セットアーキテクチャ (ISA) のマイクロプロセッサで、ミップス社が開発し、1988年6月にリリースした。MIPSアーキテクチャとしては2つ目の実装であり、R2000の後継である。 オリジナルのR3000 はCPUと、メモリ管理および例外処理を担当するCP0と呼ばれる部分から構成される。またFPUはR3010という別チップであり、R3000と密に結合して使用される。キャッシュメモリは内蔵していないが、命令キャッシュとデータキャッシュのコントローラを内蔵し、それぞれ256KBまでの1次キャッシュを接続することができた。動作周波数は20MHzから最大で40MHzだが、主に30MHz、33MHzで使用されることが多い。1.2μmのCMOSプロセスで製造され、56 mm2 のチップサイズに11万5千個のトランジスタを集積している。 ミップス社は設計のみを行い、製造はメーカーに任せていた。R3000 を製造したメーカーとしては、IDT、LSIロジック、NEC、シーメンス、東芝などがある。SGIなどのワークステーションやサーバに使用された。また、派生品がPlayStationのプロセッサとしても使用され、組み込みシステムにも多く使われた。 (ja)
  • R3000 — 32-разрядный микропроцессорный комплект с архитектурой RISC, разработанный компанией MIPS Technologies и реализующий архитектуру набора команд MIPS I. Комплект был представлен в июне 1988 года, это была вторая реализация архитектуры MIPS, пришедшая на смену микропроцессорному комплекту R2000 в качестве флагманской. Был доступен с тактовыми частотами 20, 25 и 33,33 МГц. Набор команд MIPS I содержит меньшее число команд, чем наборы команд других процессорных архитектур того времени, таких как 80x86 или 680x0, поскольку включает только наиболее часто используемые команды и поддерживает ограниченное число режимов адресации памяти. Фиксированная длина команд, наличие всего трёх форматов команд и небольшое общее число команд значительно упрощают их декодирование и выполнение. Для дальнейшего повышения быстродействия процессор использует 5-стадийный конвейер. Наличие конвейера позволяет процессору R3000 выполнять команды со скоростью до 1 команды за такт. Архитектура MIPS предусматривает до четырёх сопроцессоров. Одним из таких сопроцессоров является управляющий процессор, содержащий буфер ассоциативной трансляции и блок управления памятью, необходимые для аппаратной поддержки виртуальной памяти. Управляющий процессор входит в состав микропроцессора R3000 как дополнение к процессорному ядру. Помимо управляющего процессора к R3000 может быть подключён внешний математический сопроцессор R3010 и два внешних дополнительных сопроцессора. Микропроцессор R3000 не содержит встроенного кэша первого уровня. Вместо этого на кристалле процессора размещен контроллер, управляющий раздельными внешними кэшами данных и команд. Размер каждого из внешних кэшей может достигать 256 Кбайт. Микропроцессор может обращаться к обоим кэшам в одном и том же машинном цикле. R3000 является развитием микропроцессорного комплекта с незначительными улучшениями, включающими больший буфер ассоциативной трансляции и более быстрые шины к внешним кэшам. Кристалл R3000 содержит 115 тыс. транзисторов и имеет площадь 48 мм2 (75000 мил2). Компания MIPS Technologies не имеет собственных производственных мощностей (бесфабричная компания), поэтому производство R3000 осуществлялось её партнерами, включая Integrated Device Technology, , NEC Corporation, и другими. Микропроцессорный комплект выпускался по технологии КМОП 1,2 мкм с двумя слоями межсоединений. (ru)
  • R3000(英語:R3000)是美普思科技开发的32位RISC微处理器芯片组,实现了MIPS I指令集架构(ISA)。芯片组于1988年6月推出,成为了第二个采用MIPS架构的芯片组,取代了R2000成为MIPS架构的旗舰微处理器。处理器的工作频率为20、25和33.33MHz。 (zh)
dbo:thumbnail
dbo:wikiPageExternalLink
dbo:wikiPageID
  • 4047826 (xsd:integer)
dbo:wikiPageLength
  • 7733 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID
  • 1123340255 (xsd:integer)
dbo:wikiPageWikiLink
dbp:bits
  • 32 (xsd:integer)
dbp:design
dbp:designer
dbp:name
  • R3000 (en)
dbp:wikiPageUsesTemplate
dcterms:subject
gold:hypernym
rdf:type
rdfs:comment
  • R3000はMIPS I命令セットアーキテクチャ (ISA) のマイクロプロセッサで、ミップス社が開発し、1988年6月にリリースした。MIPSアーキテクチャとしては2つ目の実装であり、R2000の後継である。 オリジナルのR3000 はCPUと、メモリ管理および例外処理を担当するCP0と呼ばれる部分から構成される。またFPUはR3010という別チップであり、R3000と密に結合して使用される。キャッシュメモリは内蔵していないが、命令キャッシュとデータキャッシュのコントローラを内蔵し、それぞれ256KBまでの1次キャッシュを接続することができた。動作周波数は20MHzから最大で40MHzだが、主に30MHz、33MHzで使用されることが多い。1.2μmのCMOSプロセスで製造され、56 mm2 のチップサイズに11万5千個のトランジスタを集積している。 ミップス社は設計のみを行い、製造はメーカーに任せていた。R3000 を製造したメーカーとしては、IDT、LSIロジック、NEC、シーメンス、東芝などがある。SGIなどのワークステーションやサーバに使用された。また、派生品がPlayStationのプロセッサとしても使用され、組み込みシステムにも多く使われた。 (ja)
  • R3000(英語:R3000)是美普思科技开发的32位RISC微处理器芯片组,实现了MIPS I指令集架构(ISA)。芯片组于1988年6月推出,成为了第二个采用MIPS架构的芯片组,取代了R2000成为MIPS架构的旗舰微处理器。处理器的工作频率为20、25和33.33MHz。 (zh)
  • El R3000 es un chipset de microprocesador RISC de 32 bits desarrollado por MIPS Computer Systems que implementó la arquitectura del conjunto de instrucciones MIPS I (ISA). Introducido en junio de 1988, fue la segunda implementación de MIPS, sucediendo al R2000 como el microprocesador insignia de MIPS. Funcionó a 20, 25 y 33.33 MHz. La CPU R3000 no incluye caché L1. En su lugar, su controlador de caché en chip opera datos externos y cachés de instrucciones de hasta 256 KB cada uno. Puede acceder a ambas cachés durante el mismo ciclo de reloj. (es)
  • The R3000 is a 32-bit RISC microprocessor chipset developed by MIPS Computer Systems that implemented the MIPS I instruction set architecture (ISA). Introduced in June 1988, it was the second MIPS implementation, succeeding the R2000 as the flagship MIPS microprocessor. It operated at 20, 25 and 33.33 MHz. The R3000 CPU does not include level 1 cache. Instead, its on-chip cache controller operates external data and instruction caches of up to 256 KB each. It can access both caches during the same clock cycle. Derivatives of the R3000 for non-embedded applications include: (en)
  • R3000 — 32-разрядный микропроцессорный комплект с архитектурой RISC, разработанный компанией MIPS Technologies и реализующий архитектуру набора команд MIPS I. Комплект был представлен в июне 1988 года, это была вторая реализация архитектуры MIPS, пришедшая на смену микропроцессорному комплекту R2000 в качестве флагманской. Был доступен с тактовыми частотами 20, 25 и 33,33 МГц. (ru)
rdfs:label
  • R3000 (es)
  • R3000 (ja)
  • R3000 (en)
  • R3000 (ru)
  • R3000 (zh)
owl:sameAs
prov:wasDerivedFrom
foaf:depiction
foaf:isPrimaryTopicOf
is dbo:cpu of
is dbo:wikiPageRedirects of
is dbo:wikiPageWikiLink of
is dbp:cpu of
is foaf:primaryTopic of
Powered by OpenLink Virtuoso    This material is Open Knowledge     W3C Semantic Web Technology     This material is Open Knowledge    Valid XHTML + RDFa
This content was extracted from Wikipedia and is licensed under the Creative Commons Attribution-ShareAlike 3.0 Unported License