About: Gate array

An Entity of Type: programming language, from Named Graph: http://dbpedia.org, within Data Space: dbpedia.org

A gate array is an approach to the design and manufacture of application-specific integrated circuits (ASICs) using a prefabricated chip with components that are later interconnected into logic devices (e.g. NAND gates, flip-flops, etc.) according to a custom order by adding metal interconnect layers in the factory. It was popular during upheaval in semiconductor industry in 80s and its usage declined by end of 90s. Similar technologies have also been employed to design and manufacture analog, analog-digital, and structured arrays, but, in general, these are not called gate arrays.

Property Value
dbo:abstract
  • En electrònica, una matriu de portes (gate array en anglès) o Uncommitted Logic Array (ULA, o «matriu lògica no encarregada» o «no compromesa») és una tècnica per dissenyar i implementar un circuit integrat d'aplicació específica (Application-Specific Integrated Circuit o ASIC), utilitzant un xip prefabricat amb dispositius actius com ara portes AND, etc., que són posteriorment interconnectats mitjançant una capa de màscara en ordre d'encàrrec. (ca)
  • Gate-Arrays (engl., dt. etwa „(Logik-)Gatterfeld“) sind anwendungsspezifische integrierte Schaltungen (ASIC) bestehend aus vorkonfektionierten Logikschaltungen, die bei der Endfertigung kundenspezifisch verknüpft werden.Gate-Arrays werden alternativ auch als Master Slice Array, Logic Array, Universal Logic Array oder Uncommitted Logic Array (ULA) bezeichnet, siehe . Die Grundstruktur ist eine zeilenförmige Anordnung aus NOR- oder NAND-Logikgattern (Master-Slice-Anordnung genannt). Die Herstellung dieser Matrix erfolgt zunächst kundenunabhängig, dabei ist die Lage der Logikgatter, I/O-Leitungen usw. standardisiert. Die kundenspezifischen Anpassungen beschränken sich damit auf die interne Verdrahtung der Logikschaltungen, die ebenfalls beim Hersteller auf Grundlage des von Kunden gelieferten Entwurfs erfolgt.Aber nicht alle Gate-Arrays sind logische Schaltungen, denn Gate Arrays können auch andere Schaltungen enthalten wie beispielsweise Trennverstärker, Stromquellen oder Transistorarrays. In der modernen Halbleitertechnik sind die Vorbereitungskosten für die Produktion von Gate-Arrays relativ hoch, die reinen Produktionskosten hingegen gering. Gate-Arrays sind für die Kleinserienproduktion interessant und können mehrere Millionen Logikschaltungen umfassen.Sie werden daher als sehr stark standardisierte Form von ASIC gesehen und ordnen sich zwischen teilweise kundenspezifischen Schaltungen aus Standard-Schaltkreiszellen und durch den Anwender bzw. Kunden programmierbare logische Schaltungen (PLDs) bzw. programmierbare logische Anordnungen (PALs) ein. Gate-Arrays sind nicht zu verwechseln mit Field Programmable Gate Arrays (FPGA), die der „Gate-Array“-Technik inzwischen einen großen Teil des Marktes für anwendungsspezifische integrierte Schaltungen (IC) abgenommen haben. Sie nutzen zwar ebenfalls eine programmierbare Matrix-Anordnung, die Programmierung erfolgt aber im Gegensatz zu Gate-Arrays durch den Anwender. Ihr Fertigungsansatz ist daher ein anderer und sie sind in Konkurrenz mit komplexen programmierbaren logischen Schaltungen wie Generic Array Logic (GAL) und vor allem Complex Programmable Logic Device (CPLD) einzuordnen. Ein per Maskenprogrammierung hergestellter Halbleiter-Festwertspeicher (engl. read-only memory, ROM) nutzt den gleichen Fertigungsansatz für Speicherschaltkreise. (de)
  • En electrónica, un gate array (matriz de puertas) o Uncommitted Logic Array (ULA, o "matriz lógica no encargada" o "no comprometida")​ es una técnica para diseñar e implementar un circuito integrado de aplicación específica (Application-Specific Integrated Circuit o ASIC), utilizando un chip prefabricado con dispositivos activos tales como puertas AND, etc, que son posteriormente interconectados mediante una capa de máscara en orden de encargo.​ (es)
  • A gate array is an approach to the design and manufacture of application-specific integrated circuits (ASICs) using a prefabricated chip with components that are later interconnected into logic devices (e.g. NAND gates, flip-flops, etc.) according to a custom order by adding metal interconnect layers in the factory. It was popular during upheaval in semiconductor industry in 80s and its usage declined by end of 90s. Similar technologies have also been employed to design and manufacture analog, analog-digital, and structured arrays, but, in general, these are not called gate arrays. Gate arrays have also been known as uncommitted logic arrays (ULAs), which also offered linear circuit functions, and semi-custom chips. (en)
  • 게이트 어레이(gate array)는 여러 개의 게이트를 연결하여 특수기능을 수행하도록 만든 집적회로를 말한다. 공장에 금속 인터커넥트 레이어를 추가함으로써 커스텀 주문에 의거하여 나중에 논리 장치(예: NAND 게이트, 플립플롭 등)에 상호 연결할 부품과 더불어 을 사용하여 주문형 반도체(ASICs)의 설계 및 제조에 접근한다. 유사 기술이 아날로그, 아날로그-디지털, 구조화된 배열에 대한 설계, 제조에 적용되고 있으나 일반적으로 이들은 게이트 어레이로 부르지 않는다. 게이트 어레이는 ULA(Uncommitted Logic Arrays)와 세미 커스텀 칩으로 알려져 있다. (ko)
  • ゲートアレイ(英: gate array)は、ASICの設計・製造手法の1つで、ULA (英: uncommitted logic array) とも呼ばれる。ウェハー上に標準のNANDゲートやNOR等の論理回路、単体のトランジスタ、抵抗器などの受動素子といった部品を決まった形で配置し、その上に配線層を加えることで各部品を配線し半導体回路を完成させる。デジタル半導体が主体であるが、限定されてはいない。 (ja)
  • ULA (ang. Uncommitted Logic Array) – niezdefiniowana tablica bramek logicznych; jest podejściem do projektowania i wytwarzania układów scalonych w technologii ASIC, z wykorzystaniem prefabrykowanych chipów opartych na bramkach NAND, które są następnie łączone zgodnie z indywidualnym zamówieniem klienta poprzez dodanie warstw metalu w warunkach fabrycznych. Układy tego typu są produkowane w dwóch zasadniczych etapach. W etapie pierwszym produkuje się niezależne od odbiorcy wafle krzemowe zawierające bramki logiczne, natomiast w drugim etapie następuje naniesienie na powierzchnie krzemowe (wafle) warstwy ścieżek przewodzących, tworząc układ według zamówienia odbiorcy, i umieszczanie poszczególnych układów w obudowach. W nowoczesnej technologii półprzewodnikowej, koszty przygotowania produkcji są stosunkowo wysokie, sama produkcja jest już znacznie tańsza. Technologia ULA umożliwia wykonywanie wielu rodzajów układów scalonych z użyciem tych samych masek i układów kontrolnych. Tablice bramkowe są przeznaczone dla produkcji małoseryjnej i mogą zawierać nawet kilka milionów elementów logicznych. Rozwinięciem tej technologii są układy FPGA (ang. Field Programmable Gate Array), w których schemat połączeń bramek logicznych może być programowany elektrycznie u odbiorcy. Układy typu ULA były stosowane między innymi w komputerach ZX-81 i ZX Spectrum. (pl)
  • Un gate array, o uncommitted logic array (in acroniom ULA), nell'elettronica digitale è un tipo di circuito integrato per applicazioni specifiche (application-specific integrated circuit o ASIC). Un circuito gate array è un chip prefabbricato ma incapace di svolgere qualunque funzione perché completato solo parzialmente: in esso i transistor, le porte logiche NAND o NOR, ed altri dispositivi attivi sono installati in posizioni predefinite su un wafer di silicio, detto generalmente "master slice" ma non connessi fra loro. La creazione di un circuito con una specifica funzione richiede l'aggiunta al chip di uno o più strati di interconnessioni metalliche sul master slice in modo da unire i suddetti dispositivi attivi per ottenere così il chip finale, personalizzato secondo le esigenze. Questi strati sono analoghi a quelli di rame di un circuito stampato. I master slice dei gate array sono spesso prefabbricati e immagazzinati in grossi quantitativi così che la produzione secondo la personalizzazione per un determinato cliente può avvenire velocemente, in un tempo inferiore rispetto alla realizzazione di un integrato progettato interamente da zero. L'uso dei gate array riduce i costi dati dalle maschere fotografiche dato che ne devono essere prodotte relativamente poche. Essi riducono anche i costi relativi ai test dato che tutti i gate array con la stessa dimensione della die possono essere verificati con gli stessi strumenti. I gate array sono stati i predecessori dei più evoluti ASIC strutturati: questi ultimi, a differenza dei primi, tendono ad includere memorie e/o blocchi analogici predefiniti o configurabili. Gli ASIC strutturati sono ancora prodotti da aziende quali Toshiba. I gate array sono offerti in diverse serie, che variano tra di loro per il numero di porte logiche, di piedini di I/O e di connessioni, per andare incontro alle diverse esigenze di realizzazione dei singoli chip personalizzati. Sinclair Research adottò un ULA nel suo computer ZX81 per ridurre il numero degli integrati del precedente modello, lo ZX80, inserendo in un unico chip le funzioni di molti altri. Un ULA fu poi usato anche nello ZX Spectrum. Un chip clone, il T34, fu usato nei computer Didaktik M, cloni dello ZX Spectrum. Acorn Computers usò diversi ULA nel suo computer BBC Micro, arrivando a integrare le funzioni di quasi tutti quei chip in un unico ULA quando produsse l'Acorn Electron. Molti altri produttori del tempo usarono dei chip ULA. Ferranti, una delle società britanniche pioniere nella tecnologia gate array, abbandonò in seguito tale mercato. Successivamente i PC IBM conquistarono gran parte del mercato dei personal computer e le vendite in grossi quantitativi resero i chip completamente personalizzabili più economici. I successori dei gate array sono gli FPGA (field programmable gate array), i CPLD (complex programmable logic device) e gli ASIC. Rispetto agli ULA, che necessitano di lavorare il wafer per costruire le interconnessioni, gli FPGA ed i CPLD hanno interconnessioni programmabili. (it)
  • Grindmatris är en sorts integrerad krets. Konceptuellt och produktionsmässigt befinner den sig mitt emellan en FPGA och en ASIC. Den är inte omprogrammerbar som en FPGA och den är inte lika flexibel som en ASIC. Den består av en sjö av logiska grindar (Sea-of-Gates) som kan maskprogrammeras för sin specifika funktion. Man bygger likadant som för en ASIC - men lägger helt enkelt dit en bra proportion av logiska funktioner och vippor utan att koppla ihop dem. Kunden kan sedan via ett eller flera metallager bestämma hur de logiska grindarna och vipporna skall kopplas ihop för att uppnå den önskade funktionen. Anledningen till att man gör på detta sätt är att dels kan masklagerkostnaden för de undre grindlagren delas mellan alla som använder den grindmatrisen, dels sänker man produktionstiden från färdigdesignad krets till fysisk krets i handen väsentligt eftersom endast de övre metallstegen i processen behöver köras. Ofta kan man få en FPGA som grindmatris istället - man får helt enkelt en fast programmering av FPGA:n och får då fördelen av FPGA:ns flexibilitet i utveckling och ASIC:ens lägre produktionskostnad när man volymproducerar. Förlusterna är storlek, pris och prestanda i jämförelse med en ASIC. (sv)
  • Базовый матричный кристалл (БМК) (англ. gate array, англ. Uncommitted Logic Array, ULA) — большая интегральная схема (БИС). В отличие от ПЛИС формируется физически, путём нанесения маски соединений последнего слоя металлизации. БМК с маской заказчика обычно изготавливались на заказ. Достоинство БМК состоит в следующем. Разработчику необходимо применить оригинальные схемные решения на основе БИС, но существующие БИС для этих целей не подходят. Разрабатывать с нуля и производить очень долго, неэффективно и дорого. Выход — использовать базовые матричные кристаллы, которые уже разработаны и изготовлены. Базовый матричный кристалл напоминает библиотеку подпрограмм и функций для языков программирования. На нём разведены, но не соединены элементарные цепи и логические элементы. Заказчиком разрабатывается схема соединений, так называемая маска. Эта маска наносится в качестве последнего слоя на базовый матричный кристалл и элементарные схемы и разрозненные цепи на БМК складываются в одну большую схему. В итоге заказчик получает готовую БИС, которая получается ненамного дороже исходного БМК. Основное применение БМК — средства вычислительной техники, системы управления технологическими процессами. Некоторые БМК, например Т34ВГ1 (КА1515ХМ1-216), применялись в советских разновидностях компьютера ZX Spectrum в качестве контроллера внешних устройств. Аналог БМК — микросхема ULA в компьютерах Синклера. В настоящее время БМК в большинстве применений вытеснены ПЛИС, не требующими заводского производственного процесса для программирования и допускающими перепрограммирование. В России базовые матричные кристаллы производятся ОАО «Ангстрем», и рядом других предприятий. (ru)
  • Ба́зовий ма́тричний криста́л (БМК) ( англ. gate array, англ. Uncommited Array Logic, ULA) - Велика інтегральна схема (ВІС) . На відміну від ПЛІС програмується технологічно, шляхом нанесення маски з'єднань останнього шару металізації. БМК з маскою замовника зазвичай виготовлялися на замовлення невеликими серіями. Перевага БМК полягає в наступному. Розробнику необхідно застосувати оригінальні схемні рішення на основі ВІС, але існуючі ВІС для цих цілей не підходять. Розробляти з нуля і виробляти дуже довго, неефективно і дорого. Вихід - використовувати базові матричні кристали, які вже розроблені і виготовлені. Базовий матричний кристал нагадує бібліотеку підпрограм і функцій для мов програмування. На ньому розведені, але не з'єднані елементарні кола і логічні елементи. Замовником розробляється схема з'єднань, так звана маска. Ця маска наноситься як останній шар на базовий матричний кристал і елементарні схеми і розрізнені кола на БМК складаються в одну велику схему. У підсумку замовник отримує готову ВІС, яка виходить ненабагато дорожчою за початкову БМК. В даний час[коли?] БМК в більшості застосувань витіснені ПЛІС, що не вимагають заводського виробничого процесу для програмування і допускають перепрограмування. (uk)
dbo:thumbnail
dbo:wikiPageExternalLink
dbo:wikiPageID
  • 592816 (xsd:integer)
dbo:wikiPageLength
  • 27986 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID
  • 1122370788 (xsd:integer)
dbo:wikiPageWikiLink
dbp:wikiPageUsesTemplate
dcterms:subject
gold:hypernym
rdf:type
rdfs:comment
  • En electrònica, una matriu de portes (gate array en anglès) o Uncommitted Logic Array (ULA, o «matriu lògica no encarregada» o «no compromesa») és una tècnica per dissenyar i implementar un circuit integrat d'aplicació específica (Application-Specific Integrated Circuit o ASIC), utilitzant un xip prefabricat amb dispositius actius com ara portes AND, etc., que són posteriorment interconnectats mitjançant una capa de màscara en ordre d'encàrrec. (ca)
  • En electrónica, un gate array (matriz de puertas) o Uncommitted Logic Array (ULA, o "matriz lógica no encargada" o "no comprometida")​ es una técnica para diseñar e implementar un circuito integrado de aplicación específica (Application-Specific Integrated Circuit o ASIC), utilizando un chip prefabricado con dispositivos activos tales como puertas AND, etc, que son posteriormente interconectados mediante una capa de máscara en orden de encargo.​ (es)
  • 게이트 어레이(gate array)는 여러 개의 게이트를 연결하여 특수기능을 수행하도록 만든 집적회로를 말한다. 공장에 금속 인터커넥트 레이어를 추가함으로써 커스텀 주문에 의거하여 나중에 논리 장치(예: NAND 게이트, 플립플롭 등)에 상호 연결할 부품과 더불어 을 사용하여 주문형 반도체(ASICs)의 설계 및 제조에 접근한다. 유사 기술이 아날로그, 아날로그-디지털, 구조화된 배열에 대한 설계, 제조에 적용되고 있으나 일반적으로 이들은 게이트 어레이로 부르지 않는다. 게이트 어레이는 ULA(Uncommitted Logic Arrays)와 세미 커스텀 칩으로 알려져 있다. (ko)
  • ゲートアレイ(英: gate array)は、ASICの設計・製造手法の1つで、ULA (英: uncommitted logic array) とも呼ばれる。ウェハー上に標準のNANDゲートやNOR等の論理回路、単体のトランジスタ、抵抗器などの受動素子といった部品を決まった形で配置し、その上に配線層を加えることで各部品を配線し半導体回路を完成させる。デジタル半導体が主体であるが、限定されてはいない。 (ja)
  • A gate array is an approach to the design and manufacture of application-specific integrated circuits (ASICs) using a prefabricated chip with components that are later interconnected into logic devices (e.g. NAND gates, flip-flops, etc.) according to a custom order by adding metal interconnect layers in the factory. It was popular during upheaval in semiconductor industry in 80s and its usage declined by end of 90s. Similar technologies have also been employed to design and manufacture analog, analog-digital, and structured arrays, but, in general, these are not called gate arrays. (en)
  • Gate-Arrays (engl., dt. etwa „(Logik-)Gatterfeld“) sind anwendungsspezifische integrierte Schaltungen (ASIC) bestehend aus vorkonfektionierten Logikschaltungen, die bei der Endfertigung kundenspezifisch verknüpft werden.Gate-Arrays werden alternativ auch als Master Slice Array, Logic Array, Universal Logic Array oder Uncommitted Logic Array (ULA) bezeichnet, siehe . Ein per Maskenprogrammierung hergestellter Halbleiter-Festwertspeicher (engl. read-only memory, ROM) nutzt den gleichen Fertigungsansatz für Speicherschaltkreise. (de)
  • Un gate array, o uncommitted logic array (in acroniom ULA), nell'elettronica digitale è un tipo di circuito integrato per applicazioni specifiche (application-specific integrated circuit o ASIC). Un circuito gate array è un chip prefabbricato ma incapace di svolgere qualunque funzione perché completato solo parzialmente: in esso i transistor, le porte logiche NAND o NOR, ed altri dispositivi attivi sono installati in posizioni predefinite su un wafer di silicio, detto generalmente "master slice" ma non connessi fra loro. La creazione di un circuito con una specifica funzione richiede l'aggiunta al chip di uno o più strati di interconnessioni metalliche sul master slice in modo da unire i suddetti dispositivi attivi per ottenere così il chip finale, personalizzato secondo le esigenze. Quest (it)
  • ULA (ang. Uncommitted Logic Array) – niezdefiniowana tablica bramek logicznych; jest podejściem do projektowania i wytwarzania układów scalonych w technologii ASIC, z wykorzystaniem prefabrykowanych chipów opartych na bramkach NAND, które są następnie łączone zgodnie z indywidualnym zamówieniem klienta poprzez dodanie warstw metalu w warunkach fabrycznych. Rozwinięciem tej technologii są układy FPGA (ang. Field Programmable Gate Array), w których schemat połączeń bramek logicznych może być programowany elektrycznie u odbiorcy. (pl)
  • Базовый матричный кристалл (БМК) (англ. gate array, англ. Uncommitted Logic Array, ULA) — большая интегральная схема (БИС). В отличие от ПЛИС формируется физически, путём нанесения маски соединений последнего слоя металлизации. БМК с маской заказчика обычно изготавливались на заказ. В России базовые матричные кристаллы производятся ОАО «Ангстрем», и рядом других предприятий. (ru)
  • Grindmatris är en sorts integrerad krets. Konceptuellt och produktionsmässigt befinner den sig mitt emellan en FPGA och en ASIC. Den är inte omprogrammerbar som en FPGA och den är inte lika flexibel som en ASIC. Anledningen till att man gör på detta sätt är att dels kan masklagerkostnaden för de undre grindlagren delas mellan alla som använder den grindmatrisen, dels sänker man produktionstiden från färdigdesignad krets till fysisk krets i handen väsentligt eftersom endast de övre metallstegen i processen behöver köras. (sv)
  • Ба́зовий ма́тричний криста́л (БМК) ( англ. gate array, англ. Uncommited Array Logic, ULA) - Велика інтегральна схема (ВІС) . На відміну від ПЛІС програмується технологічно, шляхом нанесення маски з'єднань останнього шару металізації. БМК з маскою замовника зазвичай виготовлялися на замовлення невеликими серіями. В даний час[коли?] БМК в більшості застосувань витіснені ПЛІС, що не вимагають заводського виробничого процесу для програмування і допускають перепрограмування. (uk)
rdfs:label
  • Matriu de portes (ca)
  • Gate-Array (de)
  • Gate array (es)
  • Gate array (en)
  • Gate array (it)
  • 게이트 어레이 (ko)
  • ゲートアレイ (ja)
  • ULA (pl)
  • Базовый матричный кристалл (ru)
  • Grindmatris (sv)
  • Базовий матричний кристал (uk)
owl:sameAs
prov:wasDerivedFrom
foaf:depiction
foaf:isPrimaryTopicOf
is dbo:wikiPageRedirects of
is dbo:wikiPageWikiLink of
is dbp:graphics of
is foaf:primaryTopic of
Powered by OpenLink Virtuoso    This material is Open Knowledge     W3C Semantic Web Technology     This material is Open Knowledge    Valid XHTML + RDFa
This content was extracted from Wikipedia and is licensed under the Creative Commons Attribution-ShareAlike 3.0 Unported License