About: NAND gate     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : yago:Whole100003553, within Data Space : dbpedia.org associated with source document(s)
QRcode icon
http://dbpedia.org/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FNAND_gate

In digital electronics, a NAND gate (NOT-AND) is a logic gate which produces an output which is false only if all its inputs are true; thus its output is complement to that of an AND gate. A LOW (0) output results only if all the inputs to the gate are HIGH (1); if any input is LOW (0), a HIGH (1) output results. A NAND gate is made using transistors and junction diodes. By De Morgan's laws, a two-input NAND gate's logic may be expressed as A • B=A+B, making a NAND gate equivalent to inverters followed by an OR gate.

AttributesValues
rdf:type
rdfs:label
  • بوابة اقتران سالبة (ar)
  • Porta NAND (ca)
  • Hradlo NAND (cs)
  • NAND-Gatter (de)
  • NAND (eo)
  • Puerta NAND (es)
  • EZ-ETA ate logikoa (eu)
  • Porta NAND (it)
  • Fonction NON-ET (fr)
  • NAND 게이트 (ko)
  • NAND gate (en)
  • NAND-poort (nl)
  • NANDゲート (ja)
  • Bramka NAND (pl)
  • Porta NAND (pt)
  • NAND (sv)
  • І-НЕ (логічний вентиль) (uk)
  • 与非门 (zh)
rdfs:comment
  • Hradlo NAND je integrovaný obvod s technologii TTL v řadě 7400. (cs)
  • Ein NAND-Gatter (von englisch: not and – nicht und) ist ein Logikgatter mit zwei oder mehr Eingängen A, B, … und einem Ausgang Y, zwischen denen die logische Verknüpfung NICHT UND besteht. Ein NAND-Gatter gibt am Ausgang 0 aus, wenn alle Eingänge 1 sind. In allen anderen Fällen, d. h., wenn mindestens ein Eingang 0 ist, wird eine 1 ausgegeben. (de)
  • NAND estas ofte signata per p↑q aŭ per ; la esprimo NAND estas uzata ĉefe en elektroniko. Vertabelo por NAND: Per NAND oni povas difini ĉiujn aliajn logikajn funkciojn.Ekzemploj: En elektroniko, funkcio NAND estas realigata percirkvito NAND nomata elektronika NAND. En elektronika skemo, ĝi estas signata: (eo)
  • La puerta NAND, compuerta NAND o NOT AND es una puerta lógica que produce una salida falsa solamente si todas sus entradas son verdaderas; por tanto, su salida es complemento a la de la puerta AND, -se comporta de acuerdo a la tabla de verdad mostrada más arriba-. Cuando todas sus entradas están en 1 o en ALTA, su salida está en 0 o en BAJA, mientras que cuando al menos una sola de sus entradas o ambas están en 0 o en BAJA, su SALIDA va a estar en 1 o en ALTA. (es)
  • EZ-ETA edo NAND ate logiko bat da, irteera faltsu bat eragiten duena soilik bere sarrera guztiak egiazkoak badira; beraz, bere irteera, ETA ate logikoaren osagarria da, -eskuinean erakutsitako benetako taularen arabera jokatzen du-. Sarrera guztiak 1ean (bat) edo altan daudenean, irteera 0an edo bajan egongo da; aldiz, sarrera bat edo biak gutxienez 0an edo bajan daudenean, irteera 1ean edo altan egongo da. (eu)
  • La fonction ET-NON (NAND en anglais) est un opérateur logique de l'algèbre de Boole. À deux opérandes, qui peuvent avoir chacun la valeur VRAI ou FAUX, il associe un résultat qui a lui-même la valeur VRAI seulement si au moins l'un des deux opérandes a la valeur FAUX. Les notations usuelles sont ou ou (fr)
  • NANDゲートは否定論理積の論理ゲートであり、その(論理的な)動作は全ての入力の論理積(AND)の反転(NOT)である。つまり、全ての入力がHighの場合のみ出力がLowになり、Lowの入力がひとつでもある場合はHighを出力する。 NAND論理の完全性(en:Functional completeness)により、いかなる組合せ論理回路の論理もNANDゲートの組合せで実装できる。それを利用して、NANDのみで実装することで同種の回路のみで構成することができるため、結果としてコスト削減になるという主張もある。 汎用ロジックICシリーズにおいて、最も基本的な製品群として大量生産されたのは、完全性という論理的な理由よりも、実装の容易さ等による面が大きい。 (ja)
  • Con NAND è definita la porta logica costituita da due ingressi e un'uscita che restituisce FALSO solo quando tutti gli ingressi sono nello stato logico VERO. È corrispondente alla connessione in serie di una porta AND e di una NOT. (it)
  • 디지털 회로 분야에서 NAND 게이트(negative-AND)는 모든 입력이 참일 때에만 거짓인 출력을 내보내는 논리 회로이다. 함수 NAND(a1, a2, ..., an)는 NOT(a1 AND a2 AND ... AND an)와 논리적으로 동일하다. (ko)
  • De NAND-poort (Nederlands: NEN-poort) is een digitale elektronische schakeling. De poort bezit twee of meer ingangen en één uitgang. De logische toestand van de uitgang is uitsluitend 0, als alle ingangen 1 zijn. De NAND-poort is in een transistor-schakelschema het basiscircuit voor alle overige logische poorten (NOT, AND, OR, NOR, XOR, etc.). Met NOR kan het ook, maar voor een NAND zijn maar twee transistors nodig. (nl)
  • Bramka NAND (dysjunkcja) – bramka logiczna, która realizuje funkcję NAND. Znaczenie bramki przedstawia poniższa tablica prawdy: Bramki NAND wykorzystywane są – obok bramek NOR – w pamięciach flash. W stosunku do pamięci NOR pamięć NAND ma krótszy czas zapisu i kasowania, większą gęstość upakowania danych, korzystniejszy stosunek kosztu pamięci do jej pojemności oraz dziesięciokrotnie większą wytrzymałość. Bramki NAND wytwarzane są w technologii CMOS i TTL. * schemat bramki NAND CMOS * schemat bramki NAND TTL * budowa bramki NAND CMOS (pl)
  • NAND, not-AND, är en logisk operator, en logisk funktion som är negation av logisk konjunktion. Med hjälp av satsvariablerna p och q och satslogiska konnektiv, kan p NAND q skrivas Tillsammans med NOR är NAND, som betecknas med symbolen | (Sheffers streck) de enda dyadiska operatorerna, vilka var och en kan uttrycka alla de andra satslogiska konnektiven. Detta utnyttjades tidigare vid så kallad NAND-logik vid konstruktionen av digitala kretsar. (sv)
  • I-НЕ (англ. Not AND, NAND) — логічний вентиль, який реалізує операцію кон'юнкція з інверсією результату. Ця операція також носить назву штрих Шефера. Активний сигнал («логічна 1», «істина») на виході цього вентиля присутній тоді, коли на хоча б на одному його вході присутній пасивний сигнал («логічний 0», «хиба»). Лише коли на обох входах сигнал активний, на виході буде пасивний сигнал. В нотації алгебри логіки дія цього вентиля записується формулою: (uk)
  • 与非门(英語:NAND gate)是数字逻辑中实现逻辑与非的逻辑门。若输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。与非门是一种通用的逻辑门,因为任何布尔函数都能用与非门实现。 使用特定逻辑电路的数字系统利用了与非门的函数完备性(功能完备性)。复杂的逻辑表达式常以其他逻辑函数表示,如与、或、非,而将表达式改写为用逻辑与非表示的式子可以节约成本,因为使用与非门实现电路能使电路结构更为紧凑。 与非门并不仅限於2输入,可以是多输入,这时当输入全为高电平时,输出为低电平;若有任意一个输入为低电平,则输出为高电平。这些门电路不再是简单的二进制运算器,而是可作为n元运算器使用的门电路。代数中,这些门电路可以用函数NAND(a, b, ..., n)表示,等价於NOT(a AND b AND ... AND n)。 (zh)
  • في التصميم المنطقي بوابة NAND أو (نفي- AND) هي بوابة منطقية تعطي خرج (0 منطقي) فقط عندما يكون كل دخولها (1 منطقي). أي أن خرجها يمثل المكمل أو النفي لخرج بوابة AND. الخرج (0) ينتج فقط عندما تكون كل مدخلات البوابة حالتها (1)، أما إذا كان أحد أو كلا الدخلان (0) فإن الخرج يكون (1). يتم تكوين هذه البوابة باستخدام الترانزستورات. وفق قوانين دي مورجان, AB=A+B، أي أن بوابة NAND مكافئة لـ عواكس يليها بوابة OR. بوابة NAND مهمة جدا لأنه يمكن تكوين أي دالة بوليانية باستخدام هذه البوابة فقط، أي أنه يمكن تمثيل أيا من البوابات المنطقية الأخرى باستخدامها. (ar)
  • L'operació NAND, representada per "|" o "↑", en les funcions booleanes o càlcul proposicional, representa una equivalent a la negació de la conjunció, expressat en llenguatge informal com a "no ambdós". També és anomenada la negació alternativa, ja que comprova que almenys uns dels dos operands és fals. En àlgebra booleana i electrònica digital també es coneix coma operació NAND ("not and"). (ca)
  • In digital electronics, a NAND gate (NOT-AND) is a logic gate which produces an output which is false only if all its inputs are true; thus its output is complement to that of an AND gate. A LOW (0) output results only if all the inputs to the gate are HIGH (1); if any input is LOW (0), a HIGH (1) output results. A NAND gate is made using transistors and junction diodes. By De Morgan's laws, a two-input NAND gate's logic may be expressed as A • B=A+B, making a NAND gate equivalent to inverters followed by an OR gate. (en)
  • NAND ou Conectivo de Sheffer é um conectivo utilizado em lógica. Esse conectivo equivale à negação da conjunção, expressa usualmente como "não (algo)... e (algo)... ". Também conhecido como conectivo da negação alternativa, é verdadeiro se pelo menos um dos operandos for falso. (pt)
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/CMOS_NAND.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/CMOS_NAND_Layout.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/NAND_ANSI_Labelled.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/TTL_npn_nand.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/NAND_from_NOR.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/TexasInstruments_7400_chip,_view_and_element_placement.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/NXP-74AHC00D-HD-HQ.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/4-fach-NAND-C10.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/4011_Pinout.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/NAND_DIN.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/NAND_IEC.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/NMOS_NAND.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/PMOS-NAND-gate.svg
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (61 GB total memory, 43 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software