This HTML5 document contains 84 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n18http://dbpedia.org/resource/Master/
dcthttp://purl.org/dc/terms/
dbohttp://dbpedia.org/ontology/
n19http://dbpedia.org/resource/File:
foafhttp://xmlns.com/foaf/0.1/
n11https://global.dbpedia.org/id/
dbthttp://dbpedia.org/resource/Template:
rdfshttp://www.w3.org/2000/01/rdf-schema#
n8https://static.docs.arm.com/ihi0022/e/
n13http://commons.wikimedia.org/wiki/Special:FilePath/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
owlhttp://www.w3.org/2002/07/owl#
n20https://community.arm.com/developer/ip-products/system/b/soc-design-blog/posts/
wikipedia-enhttp://en.wikipedia.org/wiki/
dbphttp://dbpedia.org/property/
dbchttp://dbpedia.org/resource/Category:
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
wikidatahttp://www.wikidata.org/entity/
dbrhttp://dbpedia.org/resource/
dbpedia-jahttp://ja.dbpedia.org/resource/
n21https://www.xilinx.com/products/intellectual-property/
n4https://www.arm.com/products/silicon-ip-system/embedded-system-design/

Statements

Subject Item
dbr:AXI
dbo:wikiPageWikiLink
dbr:Advanced_eXtensible_Interface
Subject Item
dbr:Open_Core_Protocol
dbo:wikiPageWikiLink
dbr:Advanced_eXtensible_Interface
Subject Item
dbr:Test_engineer
dbo:wikiPageWikiLink
dbr:Advanced_eXtensible_Interface
Subject Item
dbr:Advanced_eXtensible_Interface
rdfs:label
Advanced eXtensible Interface Advanced eXtensible Interface
rdfs:comment
The Advanced eXtensible Interface (AXI), is an on-chip communication bus protocol developed by ARM. It is part of the Advanced Microcontroller Bus Architecture 3 (AXI3) and 4 (AXI4) specifications. AXI has been introduced in 2003 with the AMBA3 specification. In 2010, a new revision of AMBA, AMBA4, defined the AXI4, AXI4-Lite and AXI4-Stream protocol. AXI is royalty-free and its specification is freely available from ARM. AMBA AXI specifies many optional signals, which can be included depending on the specific requirements of the design, making AXI a versatile bus for numerous applications. Advanced eXtensible Interface (AXI) は、ARM 3 (AXI 3) および4 (AXI 4) 仕様の一部であり、主にオンチップ通信用に設計されたパラレル高性能、同期、高周波、マルチマスター、マルチスレーブ通信インターフェイスである。 AXIは2003年にAMBA 3仕様で導入された。2010年、AMBAの新しいリビジョンであるAMBA 4によって、AXI 4、AXI 4-Lite、AXI 4-Streamプロトコルが定義された。AXIはであり、その仕様はARMから無償で入手できる。 AXIは、次のような機能を持つ。 * アドレス/制御とデータフェーズを分離 * アラインメントされていないデータアクセスに対応 * 開始アドレスを一度送信するだけでの、バースト・ベースの転送 * 個別の独立した読み取りおよび書き込みチャネル * 未処理のトランザクションのサポート * 同じマスターポート上で異なるスレッドIDを持つトランザクションの順不同トランザクション完了のサポート(同じスレッドIDを持つ同じマスターポートでのトランザクションは、順番に完了する必要があります。さらに、異なるマスターポートでは相互に順不同で完了する場合がある) * アトミック操作のサポート
dbp:name
axi34difference axi4only
foaf:depiction
n13:AXI_Bursts.svg n13:AXI_read_channels.svg n13:AXI_write_transaction.svg n13:AXI_read_transaction.svg n13:AXI_write_channels.svg n13:AMBA_AXI_Handshake.svg
dct:subject
dbc:Computer_buses dbc:System_on_a_chip
dbo:wikiPageID
61209678
dbo:wikiPageRevisionID
1120213230
dbo:wikiPageWikiLink
dbr:FIFO_(computing_and_electronics) dbr:Subset dbr:Xilinx dbr:Privilege_(computing) dbr:ARM_Holdings dbr:Quality_of_service dbr:Interoperability dbr:Signal dbc:Computer_buses dbr:Communication_channel n18:slave_(technology) dbr:Clock_cycle n19:AMBA_AXI_Handshake.svg dbr:Communication_protocol dbr:Handshake_(computing) dbr:UART n19:AXI_Bursts.svg dbr:Advanced_Microcontroller_Bus_Architecture n19:AXI_read_transaction.svg n19:AXI_write_transaction.svg dbr:Bus_(computing) dbr:Wishbone_(computer_bus) dbc:System_on_a_chip dbr:Stream_(computing) dbr:Royalty-free dbr:Burst_mode_(computing) dbr:Processor_register dbr:Atomicity_(programming)
dbo:wikiPageExternalLink
n4:amba-specifications n8:IHI0022E_amba_axi_and_ace_protocol_spec.pdf n20:introduction-to-axi-protocol-understanding-the-axi-interface n21:axi.html
owl:sameAs
wikidata:Q65041472 n11:A1pdX dbpedia-ja:Advanced_eXtensible_Interface
dbp:wikiPageUsesTemplate
dbt:Primary_sources dbt:Multiple_issues dbt:Multiple_image dbt:Unreferenced_section dbt:Expand_section dbt:Reflist dbt:Refn dbt:Citation_needed dbt:Promotional_tone dbt:Computer-bus
dbo:thumbnail
n13:AMBA_AXI_Handshake.svg?width=300
dbp:align
center
dbp:alt
AXI write channels AXI read channels
dbp:caption
AXI Write Address, Write Data and Write Response channels. AXI Read Address and Read Data channels.
dbp:group
nb
dbp:image
AXI write channels.svg AXI read channels.svg
dbp:totalWidth
1000
dbo:abstract
The Advanced eXtensible Interface (AXI), is an on-chip communication bus protocol developed by ARM. It is part of the Advanced Microcontroller Bus Architecture 3 (AXI3) and 4 (AXI4) specifications. AXI has been introduced in 2003 with the AMBA3 specification. In 2010, a new revision of AMBA, AMBA4, defined the AXI4, AXI4-Lite and AXI4-Stream protocol. AXI is royalty-free and its specification is freely available from ARM. AMBA AXI specifies many optional signals, which can be included depending on the specific requirements of the design, making AXI a versatile bus for numerous applications. While the communication over an AXI bus is between a single initiator and a single target, the specification includes detailed description and signals to include N:M interconnects, able to extend the bus to topologies with more initiators and targets. AMBA AXI4, AXI4-Lite and AXI4-Stream have been adopted by Xilinx and many of its partners as main communication buses in their products. Advanced eXtensible Interface (AXI) は、ARM 3 (AXI 3) および4 (AXI 4) 仕様の一部であり、主にオンチップ通信用に設計されたパラレル高性能、同期、高周波、マルチマスター、マルチスレーブ通信インターフェイスである。 AXIは2003年にAMBA 3仕様で導入された。2010年、AMBAの新しいリビジョンであるAMBA 4によって、AXI 4、AXI 4-Lite、AXI 4-Streamプロトコルが定義された。AXIはであり、その仕様はARMから無償で入手できる。 AXIは、次のような機能を持つ。 * アドレス/制御とデータフェーズを分離 * アラインメントされていないデータアクセスに対応 * 開始アドレスを一度送信するだけでの、バースト・ベースの転送 * 個別の独立した読み取りおよび書き込みチャネル * 未処理のトランザクションのサポート * 同じマスターポート上で異なるスレッドIDを持つトランザクションの順不同トランザクション完了のサポート(同じスレッドIDを持つ同じマスターポートでのトランザクションは、順番に完了する必要があります。さらに、異なるマスターポートでは相互に順不同で完了する場合がある) * アトミック操作のサポート AMBA AXIは多くのオプション信号を規定しているが、これは設計の特定の要件に応じてオプションで含めることができ、AXIを多くのアプリケーションのための汎用バスにしている。 AXIバスを介した通信は単一のマスターと単一のスレーブ間で行われるが、仕様にはN:M相互接続を含めるための詳細な説明と信号が含まれている。これにより、より多くのマスターとスレーブを備えたトポロジにバスを拡張できる。 AMBA AXI4、AXI4-Lite、およびAXI4-Streamは、ザイリンクスおよびそのパートナーの多くによって、彼らの製品の主要な通信バスとして採用されている。
prov:wasDerivedFrom
wikipedia-en:Advanced_eXtensible_Interface?oldid=1120213230&ns=0
dbo:wikiPageLength
18751
foaf:isPrimaryTopicOf
wikipedia-en:Advanced_eXtensible_Interface
Subject Item
dbr:Advanced_Microcontroller_Bus_Architecture
dbo:wikiPageWikiLink
dbr:Advanced_eXtensible_Interface
Subject Item
dbr:Wishbone_(computer_bus)
dbo:wikiPageWikiLink
dbr:Advanced_eXtensible_Interface
Subject Item
n18:slave_(technology)
dbo:wikiPageWikiLink
dbr:Advanced_eXtensible_Interface
Subject Item
dbr:Soft_microprocessor
dbo:wikiPageWikiLink
dbr:Advanced_eXtensible_Interface
Subject Item
wikipedia-en:Advanced_eXtensible_Interface
foaf:primaryTopic
dbr:Advanced_eXtensible_Interface