An Entity of Type: Thing, from Named Graph: http://dbpedia.org, within Data Space: dbpedia.org

Bonnell is a CPU microarchitecture used by Intel Atom processors which can execute up to two instructions per cycle. Like many other x86 microprocessors, it translates x86 instructions (CISC instructions) into simpler internal operations (sometimes referred to as micro-ops, effectively RISC style instructions) prior to execution. The majority of instructions produce one micro-op when translated, with around 4% of instructions used in typical programs producing multiple micro-ops. The number of instructions that produce more than one micro-op is significantly fewer than the P6 and NetBurst microarchitectures. In the Bonnell microarchitecture, internal micro-ops can contain both a memory load and a memory store in connection with an ALU operation, thus being more similar to the x86 level and

Property Value
dbo:abstract
  • Bonnell is a CPU microarchitecture used by Intel Atom processors which can execute up to two instructions per cycle. Like many other x86 microprocessors, it translates x86 instructions (CISC instructions) into simpler internal operations (sometimes referred to as micro-ops, effectively RISC style instructions) prior to execution. The majority of instructions produce one micro-op when translated, with around 4% of instructions used in typical programs producing multiple micro-ops. The number of instructions that produce more than one micro-op is significantly fewer than the P6 and NetBurst microarchitectures. In the Bonnell microarchitecture, internal micro-ops can contain both a memory load and a memory store in connection with an ALU operation, thus being more similar to the x86 level and more powerful than the micro-ops used in previous designs. This enables relatively good performance with only two integer ALUs, and without any instruction reordering, speculative execution or register renaming. A side effect of having no speculative execution is invulnerability against Meltdown and Spectre. The Bonnell microarchitecture therefore represents a partial revival of the principles used in earlier Intel designs such as P5 and the i486, with the sole purpose of enhancing the performance per watt ratio. However, Hyper-Threading is implemented in an easy (i.e. low-power) way to employ the whole pipeline efficiently by avoiding the typical single thread dependencies. (en)
  • Bonnell — микроархитектура ЦП, используемая процессорами Intel Atom 2008—2011 годов, с возможностью выполнять до двух инструкций за цикл. Как и многие другие микропроцессоры x86, он переводит инструкции x86 в более простые внутренние операции перед выполнением. Архитектура Bonnell имеет очень мало общего с другими конструкциями Intel. Для достижения объектов со строгим сверхнизким энергопотреблением Bonnell имеет очень упрощенный дизайн, в котором отказано от многих высокопроизводительных методов, используемых в высокопроизводительных архитектурах Intel, таких как агрессивное спекулятивное выполнение, выполнение вне очереди и преобразование µop. Часть требований проекта было то, что Bonnell сохранить полную x86 совместимость, вплоть до последнего расширения — на одну десятую часть потребляемой мощности Pentium M. Это означало, что любое программное обеспечение теперь на 100 % совместимо, но заставляло инженеров разбираться со всем багажом, который принесла с собой архитектура. Решение предложить полную совместимость принесло ряд преимуществ, таких как доступ к крупнейшей в мире базе программного кода, включая возможность запускать любую другую операционную систему x86 без изменений. В то же время это заставило команду разработчиков прибегнуть к другим средствам снижения мощности. Вплоть до Боннелла все существующие архитектуры Intel уделяли очень мало внимания энергоэффективности (обратите внимание, что это значительно изменилось с момента появления Sandy Bridge). Высокопроизводительные, высокопроизводительные и сложные конструкции просто неадекватны для тех целей по мощности, которые требуются от Bonnell, даже если они были урезаны. Было решено, что Bonnell будет спроектирован с нуля с учётом силовых целей. По этим причинам Bonnell напоминает микроархитектуру P5. Проектировался в Intel Texas Development Center в городе Остин с 2004 года командой под руководством Elinora Yoeli одновременно с новым чипсетом Poulsbo. В 2014 году на смену Bonnell пришла микроархитектура Intel Silvermont с применением out-of-order исполнения. (ru)
dbo:thumbnail
dbo:wikiPageExternalLink
dbo:wikiPageID
  • 28264923 (xsd:integer)
dbo:wikiPageLength
  • 26513 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID
  • 1073739061 (xsd:integer)
dbo:wikiPageWikiLink
dbp:arch
dbp:caption
  • Intel Atom logo (en)
dbp:core
  • Pineview (en)
  • Cedarview (en)
  • Diamondville (en)
  • Lincroft (en)
  • Silverthorne (en)
  • Sodaville (en)
  • Stellarton (en)
  • Tunnel Creek (en)
dbp:extensions
dbp:fastUnit
  • GHz (en)
dbp:fastest
  • 2.130000 (xsd:double)
dbp:fsbFastUnit
  • MHz (en)
dbp:fsbFastest
  • 667 (xsd:integer)
dbp:fsbSlowUnit
  • MHz (en)
dbp:fsbSlowest
  • 400 (xsd:integer)
dbp:imageSize
  • 150 (xsd:integer)
dbp:instructions
dbp:manuf
  • Intel (en)
dbp:name
  • Bonnell (en)
dbp:numcores
  • 12 (xsd:integer)
dbp:pack
  • 441 (xsd:integer)
dbp:producedEnd
  • 2013 (xsd:integer)
dbp:producedStart
  • 2008 (xsd:integer)
dbp:sizeFrom
  • 45.0
dbp:sizeTo
  • 32.0
dbp:slowUnit
  • MHz (en)
dbp:slowest
  • 600 (xsd:integer)
dbp:successor
dbp:wikiPageUsesTemplate
dcterms:subject
gold:hypernym
rdf:type
rdfs:comment
  • Bonnell is a CPU microarchitecture used by Intel Atom processors which can execute up to two instructions per cycle. Like many other x86 microprocessors, it translates x86 instructions (CISC instructions) into simpler internal operations (sometimes referred to as micro-ops, effectively RISC style instructions) prior to execution. The majority of instructions produce one micro-op when translated, with around 4% of instructions used in typical programs producing multiple micro-ops. The number of instructions that produce more than one micro-op is significantly fewer than the P6 and NetBurst microarchitectures. In the Bonnell microarchitecture, internal micro-ops can contain both a memory load and a memory store in connection with an ALU operation, thus being more similar to the x86 level and (en)
  • Bonnell — микроархитектура ЦП, используемая процессорами Intel Atom 2008—2011 годов, с возможностью выполнять до двух инструкций за цикл. Как и многие другие микропроцессоры x86, он переводит инструкции x86 в более простые внутренние операции перед выполнением. Архитектура Bonnell имеет очень мало общего с другими конструкциями Intel. Для достижения объектов со строгим сверхнизким энергопотреблением Bonnell имеет очень упрощенный дизайн, в котором отказано от многих высокопроизводительных методов, используемых в высокопроизводительных архитектурах Intel, таких как агрессивное спекулятивное выполнение, выполнение вне очереди и преобразование µop. (ru)
rdfs:label
  • Bonnell (microarchitecture) (en)
  • Intel Bonnell (ru)
rdfs:seeAlso
owl:sameAs
prov:wasDerivedFrom
foaf:depiction
foaf:isPrimaryTopicOf
is dbo:wikiPageDisambiguates of
is dbo:wikiPageRedirects of
is dbo:wikiPageWikiLink of
is dbp:predecessor of
is foaf:primaryTopic of
Powered by OpenLink Virtuoso    This material is Open Knowledge     W3C Semantic Web Technology     This material is Open Knowledge    Valid XHTML + RDFa
This content was extracted from Wikipedia and is licensed under the Creative Commons Attribution-ShareAlike 3.0 Unported License