An Entity of Type: baseball league, from Named Graph: http://dbpedia.org, within Data Space: dbpedia.org

In digital electronics, an address decoder is a binary decoder that has two or more inputs for address bits and one or more outputs for device selection signals. When the address for a particular device appears on the address inputs, the decoder asserts the selection output for that device. A dedicated, single-output address decoder may be incorporated into each device on an address bus, or a single address decoder may serve multiple devices.

Property Value
dbo:abstract
  • Dekodér adres v číslicové technice je dekodér, jehož vstupem jsou dva nebo více bitů adresní sběrnice, a výstupem je několik vodičů výběr zařízení (anglicky Device Selector), které aktivují vybraný paměťový nebo vstupně/výstupní obvod. Pokud se na adresní sběrnici objeví adresa konkrétního zařízení, dekodér adres aktivuje výběrový vodič tohoto zařízení. Každé zařízení na adresní sběrnici může mít samostatný dekodér adres nebo jeden dekodér adres může sloužit pro více zařízení. Pokud se jeden dekodér adres používá pro více zařízení, dekodér adresových bitů s n vstupy může být použit až pro 2n samostatných zařízení. Mezi integrovanými obvody řady 7400 je několik dekodérů adres. Příkladem je obvod 74154. Tento dekodér adres má čtyři adresní vstupy a šestnáct (tj. 24) výstupů výběr zařízení. Dekodér adres je také někdy označována jako demultiplexor, i když tento pojem je obecnější a může se vztahovat i na zařízení, které dekodérem adres nejsou. 74154 je uvedeno výše může být nazýváno demuxultiplexor 4-na-16. Dekodéry adres jsou základními stavebními kameny pro systémy, které používají sběrnice. Jsou zastoupeny ve všech rodinách integrovaných obvodů a procesů a ve všech standardních knihovnách pro FPGA a ASIC. Jsou popsány v učebnicích o návrzích digitálních logických obvodů. (cs)
  • In digital electronics, an address decoder is a binary decoder that has two or more inputs for address bits and one or more outputs for device selection signals. When the address for a particular device appears on the address inputs, the decoder asserts the selection output for that device. A dedicated, single-output address decoder may be incorporated into each device on an address bus, or a single address decoder may serve multiple devices. A single address decoder with n address input bits can serve up to 2n devices. Several members of the 7400 series of integrated circuits can be used as address decoders. For example, when used as an address decoder, the 74154 provides four address inputs and sixteen (i.e., 24) device selector outputs. An address decoder is a particular use of a binary decoder circuit known as a "demultiplexer" or "demux" (the 74154 is commonly called a "4-to-16 demultiplexer"), which has many other uses besides address decoding. Address decoders are fundamental building blocks for systems that use buses. They are represented in all integrated circuit families and processes and in all standard FPGA and ASIC libraries. They are discussed in introductory textbooks in digital logic design. (en)
  • In der Mikroelektronik, der Rechnerarchitektur und der technischen Informatik wertet ein Adressdekoder (englisch address decoder) die Bits einer aktuellen Adresse aus, um die zugeordnete Speicher-Zelle oder einen bestimmten Teilbereich der Speicher (Speicher-Modul/Speicher-Chip) zu selektieren. Ein Adressdekoder ist durch eine kombinatorische Schaltung (auch Schaltnetz) technisch zu realisieren. Er kann in seiner Funktion durch Boolesche Algebra beschrieben werden. (de)
  • 디지털 공학에서 주소 디코더, 번지 디코더, 번지 해독기, 어드레스 디코더(address decoder)는 둘 이상의 주소 비트용 입력과 하나 이상의 장치 선택 신호용 출력을 지니는 바이너리 디코더이다. 특정 장치 주소가 주소 입력에 나타나면 디코더는 해당 장치의 선택 출력을 표명(assert)한다. 단일 출력의 전용 주소 디코더를 주소 버스상의 개별 장치에 연동할 수 있고, 아니면 하나의 단일 주소 디코더가 여러 대의 장치에 서비스를 제공할 수 있다. n개의 주소 입력 비트가 있는 단일 주소 디코더는 최대 n대의 장치를 서비스할 수 있다. 의 집적 회로의 일부 멤버들은 주소 디코더로 사용이 가능하다. 이를테면 주소 디코더로 사용 시 74154는 4개의 주소 입력과 16개(예: 24)의 장치 선택기 출력을 제공한다. 주소 디코더는 주소 디코딩 외의 다른 수많은 용도를 지닌 디멀티플렉서(demux)라는 이름의 바이너리 디코더를 이용한 것이다. 주소 디코더들은 버스를 이용하는 시스템에 중요한 구성 요소이다. 이들은 모든 집적 회로 계열 및 프로세서, 그리고 모든 표준 FPGA 및 ASIC 라이브러리에 사용된다. 디지털 논리 디자인의 입문 교과서에서 다루기도 한다. (ko)
  • Em eletrônica digital, um decodificador de endereços (ou descodificador, em Portugal) é um circuito que possui dois ou mais bits de um barramento de endereços como entradas e que possui um ou mais dispositivos de seleção de linhas como saída. Quando os endereços para um dispositivo em particular aparecem no barramento de endereços, o decodificador de endereços confirma a linha de seleção para aquele dispositivo. Um decodificador de endereços separado de dispositivo único pode ser incorporado em cada dispositivo em um barramento de endereços, ou um decodificador de endereço único pode servir múltiplos dispositivos. No último caso, um decodificador de endereços com N bits de endereços de entrada pode servir a até 2N dispositivos separados. Vários membros da série 7400 de CIs são decodificadores de endereços. Um exemplo é o TTL 74154. Este decodificador de endereços possui quatro endereços de entrada e 16 (isto é, 24 ) linhas de seleção de saída. Um decodificador de endereços também é denominada de "demultiplexador" ou "demux," embora estes termos sejam mais genéricos e possam referir-se a outros dispositivos além de decodificadores de endereços. O TTL 74154 acima mencionado pode ser chamado de "demux 4-para-16". Decodificadores de endereços são blocos de construção fundamentais para sistemas que usem barramentos. Eles estão representados em todas as famílias de circuitos integrados e em todas as bibliotecas-padrão FPGA e ASIC. São discutidos em textos introdutórios em design de lógica digital. (pt)
dbo:thumbnail
dbo:wikiPageID
  • 7552387 (xsd:integer)
dbo:wikiPageLength
  • 3973 (xsd:nonNegativeInteger)
dbo:wikiPageRevisionID
  • 1073262800 (xsd:integer)
dbo:wikiPageWikiLink
dbp:wikiPageUsesTemplate
dcterms:subject
gold:hypernym
rdf:type
rdfs:comment
  • In der Mikroelektronik, der Rechnerarchitektur und der technischen Informatik wertet ein Adressdekoder (englisch address decoder) die Bits einer aktuellen Adresse aus, um die zugeordnete Speicher-Zelle oder einen bestimmten Teilbereich der Speicher (Speicher-Modul/Speicher-Chip) zu selektieren. Ein Adressdekoder ist durch eine kombinatorische Schaltung (auch Schaltnetz) technisch zu realisieren. Er kann in seiner Funktion durch Boolesche Algebra beschrieben werden. (de)
  • 디지털 공학에서 주소 디코더, 번지 디코더, 번지 해독기, 어드레스 디코더(address decoder)는 둘 이상의 주소 비트용 입력과 하나 이상의 장치 선택 신호용 출력을 지니는 바이너리 디코더이다. 특정 장치 주소가 주소 입력에 나타나면 디코더는 해당 장치의 선택 출력을 표명(assert)한다. 단일 출력의 전용 주소 디코더를 주소 버스상의 개별 장치에 연동할 수 있고, 아니면 하나의 단일 주소 디코더가 여러 대의 장치에 서비스를 제공할 수 있다. n개의 주소 입력 비트가 있는 단일 주소 디코더는 최대 n대의 장치를 서비스할 수 있다. 의 집적 회로의 일부 멤버들은 주소 디코더로 사용이 가능하다. 이를테면 주소 디코더로 사용 시 74154는 4개의 주소 입력과 16개(예: 24)의 장치 선택기 출력을 제공한다. 주소 디코더는 주소 디코딩 외의 다른 수많은 용도를 지닌 디멀티플렉서(demux)라는 이름의 바이너리 디코더를 이용한 것이다. 주소 디코더들은 버스를 이용하는 시스템에 중요한 구성 요소이다. 이들은 모든 집적 회로 계열 및 프로세서, 그리고 모든 표준 FPGA 및 ASIC 라이브러리에 사용된다. 디지털 논리 디자인의 입문 교과서에서 다루기도 한다. (ko)
  • Dekodér adres v číslicové technice je dekodér, jehož vstupem jsou dva nebo více bitů adresní sběrnice, a výstupem je několik vodičů výběr zařízení (anglicky Device Selector), které aktivují vybraný paměťový nebo vstupně/výstupní obvod. Pokud se na adresní sběrnici objeví adresa konkrétního zařízení, dekodér adres aktivuje výběrový vodič tohoto zařízení. Každé zařízení na adresní sběrnici může mít samostatný dekodér adres nebo jeden dekodér adres může sloužit pro více zařízení. Pokud se jeden dekodér adres používá pro více zařízení, dekodér adresových bitů s n vstupy může být použit až pro 2n samostatných zařízení. Mezi integrovanými obvody řady 7400 je několik dekodérů adres. Příkladem je obvod 74154. Tento dekodér adres má čtyři adresní vstupy a šestnáct (tj. 24) výstupů výběr zařízení. D (cs)
  • In digital electronics, an address decoder is a binary decoder that has two or more inputs for address bits and one or more outputs for device selection signals. When the address for a particular device appears on the address inputs, the decoder asserts the selection output for that device. A dedicated, single-output address decoder may be incorporated into each device on an address bus, or a single address decoder may serve multiple devices. (en)
  • Em eletrônica digital, um decodificador de endereços (ou descodificador, em Portugal) é um circuito que possui dois ou mais bits de um barramento de endereços como entradas e que possui um ou mais dispositivos de seleção de linhas como saída. Quando os endereços para um dispositivo em particular aparecem no barramento de endereços, o decodificador de endereços confirma a linha de seleção para aquele dispositivo. Um decodificador de endereços separado de dispositivo único pode ser incorporado em cada dispositivo em um barramento de endereços, ou um decodificador de endereço único pode servir múltiplos dispositivos. No último caso, um decodificador de endereços com N bits de endereços de entrada pode servir a até 2N dispositivos separados. Vários membros da série 7400 de CIs são decodificado (pt)
rdfs:label
  • Dekodér adres (cs)
  • Adressdekoder (de)
  • Address decoder (en)
  • 주소 디코더 (ko)
  • Decodificador de endereços (pt)
owl:sameAs
prov:wasDerivedFrom
foaf:depiction
foaf:isPrimaryTopicOf
is dbo:wikiPageWikiLink of
is foaf:primaryTopic of
Powered by OpenLink Virtuoso    This material is Open Knowledge     W3C Semantic Web Technology     This material is Open Knowledge    Valid XHTML + RDFa
This content was extracted from Wikipedia and is licensed under the Creative Commons Attribution-ShareAlike 3.0 Unported License