dbo:abstract
|
- Quad Pumped Bus - ĉefbuso de procesoroj Intel Pentium 4 kuniganta la procesoron kaj nordan ponton. La buso transdonas adresojn po 2 dum takto kaj datenojn po 4 dum takto. Dank'al la teknologio efektiva frekvenco de datentrafiko estas ekz 800 MHz, kvankam reala frekvenco de norda ponto (FSB) estas nur 200 MHz. Buson Quad Pumped Bus laŭ licenco uzas en siaj procesoroj firmao VIA Technologies. (eo)
- Quad data rate o quad pumping, en español «transferencia cuádruple de datos», es una técnica de comunicación de señales, que consiste en transmitir cuatro bits por cada ciclo de reloj, lo que aumenta cuatro veces la velocidad de los datos, sin necesidad de aumentar la frecuencia de reloj del dispositivo, ya que esto conllevaría un consumo mayor de energía. Los datos son transferidos en las subidas y las bajadas. La tecnología QDR fue introducida por Intel en los Pentium 4 de núcleo Willamette. Por ejemplo: Un Pentium 4 Northwood con una frecuencia de bus de 133,25 MHz, tendrá un FSB de (133,25 MHz × 4 bits) = 533 MT/s, es decir, se transfieren 533 millones de datos cada segundo, así que también suele expresarse como 533 MHz de frecuencia efectiva. (es)
- Un bus informatique ou une mémoire vive quad data rate, ou quad pumped est un bus informatique ou une mémoire vive qui effectue quatre transferts de donnée à chaque cycle d'horloge. Intel fut la première compagnie à utiliser cette technique pour le FSB de ses processeurs. Pour doubler le débit par rapport à la technique double data rate, le bus ou la mémoire utilise un deuxième signal d'horloge décalé d'un quart de cycle d'horloge par rapport au premier. (fr)
- Quad data rate (QDR, or quad pumping) is a communication signaling technique wherein data are transmitted at four points in the clock cycle: on the rising and falling edges, and at two intermediate points between them. The intermediate points are defined by a second clock that is 90° out of phase from the first. The effect is to deliver four bits of data per signal line per clock cycle. In a quad data rate system, the data lines operate at twice the frequency of the clock signal. This is in contrast to double data rate systems, in which the clock and data lines operate at the same frequency. Quad data rate technology was introduced by Intel in its Willamette-core Pentium 4 processor, and was subsequently employed in its Atom, Pentium 4, Celeron, Pentium D and Core 2 processor ranges. This technology has allowed Intel to produce chipsets and processors that can communicate with each other at data rates expected of the traditional front-side bus (FSB) technology running from 400 MT/s to 1600 MT/s, while maintaining a lower and thus more stable actual clock frequency of 100 MHz to 400 MHz. (en)
- Il termine Quad Pumped (conosciuto anche come Quad Data Rate) indica una particolare tecnica sviluppata da Intel per la trasmissione delle informazioni attraverso il BUS di sistema, ovvero tra il chipset e il processore, ed è stato introdotto per la prima volta a fine 2000 con il primo Pentium 4 Willamette, basato sull'architettura NetBurst, e poi conservato per tutte le CPU successive della casa. (it)
- Quad data rate (QDR, Taxa de Dados Quadruplicada) é uma técnica informática na qual o dispositivo transmite quatro dados por pulso de clock, fazendo o barramento local ter um desempenho quatro vezes maior que seu clock atual. Assim como na tecnologia double data rate, os sinais de leitura e escrita são transferidos nas bordas de subida e descida do clock, aumentando a frequência com a qual o dispositivo pode ser usado. Mas, diferentemente da DDR, onde há apenas um barramento para transferir os dados de leitura e escrita (I/O comum), na tecnologia QDR há dois barramentos I/O separados para transferências de dados. Devido a isto, na tecnologia QDR é possível transferir quatro dados em um ciclo de clock, e não dois como no double data rate. (pt)
|
dbo:thumbnail
| |
dbo:wikiPageID
| |
dbo:wikiPageLength
|
- 4183 (xsd:nonNegativeInteger)
|
dbo:wikiPageRevisionID
| |
dbo:wikiPageWikiLink
| |
dbp:wikiPageUsesTemplate
| |
dcterms:subject
| |
gold:hypernym
| |
rdf:type
| |
rdfs:comment
|
- Quad Pumped Bus - ĉefbuso de procesoroj Intel Pentium 4 kuniganta la procesoron kaj nordan ponton. La buso transdonas adresojn po 2 dum takto kaj datenojn po 4 dum takto. Dank'al la teknologio efektiva frekvenco de datentrafiko estas ekz 800 MHz, kvankam reala frekvenco de norda ponto (FSB) estas nur 200 MHz. Buson Quad Pumped Bus laŭ licenco uzas en siaj procesoroj firmao VIA Technologies. (eo)
- Un bus informatique ou une mémoire vive quad data rate, ou quad pumped est un bus informatique ou une mémoire vive qui effectue quatre transferts de donnée à chaque cycle d'horloge. Intel fut la première compagnie à utiliser cette technique pour le FSB de ses processeurs. Pour doubler le débit par rapport à la technique double data rate, le bus ou la mémoire utilise un deuxième signal d'horloge décalé d'un quart de cycle d'horloge par rapport au premier. (fr)
- Il termine Quad Pumped (conosciuto anche come Quad Data Rate) indica una particolare tecnica sviluppata da Intel per la trasmissione delle informazioni attraverso il BUS di sistema, ovvero tra il chipset e il processore, ed è stato introdotto per la prima volta a fine 2000 con il primo Pentium 4 Willamette, basato sull'architettura NetBurst, e poi conservato per tutte le CPU successive della casa. (it)
- Quad data rate o quad pumping, en español «transferencia cuádruple de datos», es una técnica de comunicación de señales, que consiste en transmitir cuatro bits por cada ciclo de reloj, lo que aumenta cuatro veces la velocidad de los datos, sin necesidad de aumentar la frecuencia de reloj del dispositivo, ya que esto conllevaría un consumo mayor de energía. Los datos son transferidos en las subidas y las bajadas. La tecnología QDR fue introducida por Intel en los Pentium 4 de núcleo Willamette. Por ejemplo: (es)
- Quad data rate (QDR, or quad pumping) is a communication signaling technique wherein data are transmitted at four points in the clock cycle: on the rising and falling edges, and at two intermediate points between them. The intermediate points are defined by a second clock that is 90° out of phase from the first. The effect is to deliver four bits of data per signal line per clock cycle. In a quad data rate system, the data lines operate at twice the frequency of the clock signal. This is in contrast to double data rate systems, in which the clock and data lines operate at the same frequency. (en)
- Quad data rate (QDR, Taxa de Dados Quadruplicada) é uma técnica informática na qual o dispositivo transmite quatro dados por pulso de clock, fazendo o barramento local ter um desempenho quatro vezes maior que seu clock atual. (pt)
|
rdfs:label
|
- Quad Pumped Bus (eo)
- Quad Data Rate (es)
- Quad data rate (fr)
- Quad pumped (it)
- Quad data rate (en)
- Quad data rate (pt)
|
owl:sameAs
| |
prov:wasDerivedFrom
| |
foaf:depiction
| |
foaf:isPrimaryTopicOf
| |
is dbo:wikiPageDisambiguates
of | |
is dbo:wikiPageRedirects
of | |
is dbo:wikiPageWikiLink
of | |
is foaf:primaryTopic
of | |