About: Intel QuickPath Interconnect     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : yago:Whole100003553, within Data Space : dbpedia.org:8891 associated with source document(s)
QRcode icon
http://dbpedia.org:8891/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FIntel_QuickPath_Interconnect

The Intel QuickPath Interconnect (QPI) is a point-to-point processor interconnect developed by Intel which replaced the front-side bus (FSB) in Xeon, Itanium, and certain desktop platforms starting in 2008. It increased the scalability and available bandwidth. Prior to the name's announcement, Intel referred to it as Common System Interface (CSI). Earlier incarnations were known as Yet Another Protocol (YAP) and YAP+. QPI 1.1 is a significantly revamped version introduced with Sandy Bridge-EP (Romley platform).

AttributesValues
rdf:type
rdfs:label
  • Intel QuickPath Interconnect (de)
  • Intel QuickPath Interconnect (es)
  • QuickPath Interconnect (fr)
  • Intel QuickPath Interconnect (en)
  • Intel QuickPath Interconnect (it)
  • インテル QuickPath インターコネクト (ja)
  • 퀵패스 인터커넥트 (ko)
  • Intel QuickPath Interconnect (nl)
  • Intel QuickPath Interconnect (pt)
  • Intel QuickPath Interconnect (pl)
  • QuickPath Interconnect (ru)
  • QuickPath Interconnect (uk)
  • 快速通道互联 (zh)
rdfs:comment
  • QuickPath Interconnect (kurz: QPI) ist eine von Intel entwickelte Punkt-zu-Punkt-Verbindung für die Kommunikation zwischen Prozessoren untereinander und für die Kommunikation zwischen Prozessoren und Chipsatz. QPI ist im Gegensatz zu seinem Vorgänger Front Side Bus (FSB) kein Bussystem, sondern ein Routing-Mechanismus, der dafür sorgt, dass Datenpakete in einem Netzwerk aus mehreren Prozessoren die richtige Empfänger-CPU erreichen. QPI wurde als Common System Interface (CSI) entwickelt und löste ab dem Core i7 und der damit verbundenen Einführung der Nehalem-Architektur den FSB bei Intel-basierten Systemen ab. (de)
  • Le QuickPath Interconnect, ou QPI (anciennement CSI pour common system interface), est un bus informatique développé par Intel dans le but de remplacer le bus système parallèle FSB. Le principal intérêt du bus QPI provient de sa topologie point à point : le bus connectant les processeurs au chipset n'est plus partagé. Similaire au bus HyperTransport présent sur les processeurs Athlon 64 et postérieurs produits par AMD. La première architecture à implémenter le bus QPI est Nehalem ; les premiers processeurs à l'utiliser ont été disponibles à la vente fin 2008 (fr)
  • インテル QuickPath インターコネクト (QuickPath Interconnect, QPI)はインテルが開発したポイント・ツー・ポイントのプロセッサ接続技術である。名前が発表される前、インテルはCommon System Interface (CSI)と称していた。それ以前には、YAP(Yet Another Protocol)、YAP+として知られていた。開発は、DECのAlpha開発グループからインテルに移籍したメンバーによってインテルのMMDC (Massachusetts Microprocessor Design Center) で行われた。QPIはデスクトップ、Xeon、Itaniumプラットフォームのフロントサイドバスを置き換える。2008年11月、インテルは最初にIntel Core i7デスクトッププロセッサとチップセットの組み合わせで採用した。2009年3月にNehalemマイクロアーキテクチャベースのXeon5500に使用され、将来はNehalemマイクロアーキテクチャベースのXeonプロセッサとベースのItaniumプロセッサで使用される予定である。 (ja)
  • 퀵패스 인터커넥트(QuickPath Interconnect)는 QPI 또는 퀵패스로도 불리며, 기존의 FSB를 대신하며 마이크로프로세서간 또는 마이크로프로세서와 칩셋과의 외부 접속을 위해 인텔이 개발한 버스 프로토콜의 이름이다. 고속, 고효율적인 패킷 기반의 점대점(point-to-point) 상호 연결 버스이다. 인텔의 CPU 중 내장된 메모리 컨트롤러를 사용하는 차세대 CPU에 이 기술이 쓰이며, 네할렘 마이크로아키텍처를 사용하는 인텔 코어 i7 데스크톱 프로세서와 서버 프로세서, 그리고 아이테니엄의 투킬라 프로세서부터 사용된다. (ko)
  • 快速通道互联(英語:Intel QuickPath Interconnect,縮寫:QPI),是一種由英特爾開發並使用的點對點處理器互聯架構,用來實現CPU之間的互聯。英特爾在2008年開始用QPI取代以往用於至強、安騰處理器的前端匯流排(FSB)。初期,英特爾給這種連接架構的名稱是「公共系统界面」(Common System Interface ,CSI),它的早期設計形態亦被稱為Yet Another Protocol(YAP)和YAP+。 英特爾在發布Sandy Bridge-EP核心(Romley平台)後,也順勢公佈首代QPI的改進版QPI 1.1版本。Intel於2017年發佈的SkyLake-SP Xeon中,用UPI(UltraPath Interconnect)取代QPI。 (zh)
  • The Intel QuickPath Interconnect (QPI) is a point-to-point processor interconnect developed by Intel which replaced the front-side bus (FSB) in Xeon, Itanium, and certain desktop platforms starting in 2008. It increased the scalability and available bandwidth. Prior to the name's announcement, Intel referred to it as Common System Interface (CSI). Earlier incarnations were known as Yet Another Protocol (YAP) and YAP+. QPI 1.1 is a significantly revamped version introduced with Sandy Bridge-EP (Romley platform). (en)
  • El Intel QuickPath Interconnect ("QuickPath", "QPI")​​​ es una conexión punto a punto con el procesador desarrollado por Intel para competir con HyperTransport. Antes de revelar su nombre, Intel lo mencionaba como Common System Interface o "CSI" . Los primeros desarrollos fueron conocidos como YAP (Yet Another Protocol) y YAP+. El desarrollo fue hecho en el Massachusetts Microprocessor Design as Desktop, Xeon e Itanium. Intel lo lanzó en noviembre de 2008 en su familia de procesadores Intel Core i7 y en el chipset , y es usado en los procesadores Nehalem,​ y Sandy Bridge.​ (es)
  • Con il nome di Intel QuickPath Interconnect o QPI (precedentemente conosciuto come Common Systems Interconnect o CSI) Intel indica un nuovo tipo di bus seriale che, a partire dal 2008 è stato introdotto in alcuni processori nei settori desktop e server di marca Intel. (it)
  • Intel QuickPath Interconnect (QPI) is een technologie, ontwikkeld door Intel, geïntroduceerd in 2008, die de processor via point-to-point-verbindingen rechtstreeks met het werkgeheugen moet verbinden. QPI was ontworpen om te kunnen concurreren met AMD's HyperTransport-technologie die al in gebruik is sinds 2003. De werking van Intel QPI en AMD HyperTransport lijken erg goed op elkaar. (nl)
  • Intel QuickPath Interconnect (QPI) – szybkie łącze typu Point-to-Point wprowadzone w listopadzie 2008 roku, będące odpowiednikiem i odpowiedzią Intela na HyperTransport stosowany w procesorach AMD od 2003 r.; następca FSB dla platform Core i3, Core i5, Core i7, Itanium i Xeon. „Magistrala” QuickPath zawiera zintegrowany kontroler pamięci oraz ulepszone łącza komunikacyjne pomiędzy elementami systemu, co znacznie zwiększa jej ogólną wydajność. Wszystkie linie sygnałowe stosowane wcześniej w FSB zostały usunięte i zastąpione wewnętrznie przesyłanymi komunikatami upraszczając konstrukcje QPI. Po raz pierwszy to łącze zostało wprowadzone w mikroprocesorach Intel Core i7-9xx i chipsetach X58 w listopadzie 2008 r., cztery miesiące później w Xeonach o mikroarchitekturze Nehalem, a po kolejnych 11 (pl)
  • Na tecnologia da informação, Quickpath interconnect é uma conexão ponto-a-ponto unidirecional de alta velocidade, disponibilizada e desenvolvida na segunda metade de 2008 pelo Intel MMDC (Massachusetts Microprocessor Design Center) e membros da DEC Alpha's Development Group (adquirida pela Intel). É usado em processadores para comunicação com dispositivos de I/O, tais como placas de vídeo e controladoras. Com a implementação do Quickpath em seus processadores, os mesmos passam a utilizar uma arquitetura de conexão direta para comunicação externa.Os processadores que implementam o Quickpath como o core i7 contam ainda com um controlador de memória DDR3 integrado de 3 canais, o que aumenta a largura de banda total do processador e particularmente diminui a latência de acesso a memória, já qu (pt)
  • Intel QuickPath Interconnect (QuickPath, сокр. QPI, ранее Common System Interface, CSI) — последовательная кэш-когерентная шина типа точка-точка разработанная фирмой Intel для соединения процессоров в многопроцессорных системах и для передачи данных между процессором и чипсетом. QPI создавалась в ответ на разработанную ранее консорциумом во главе с фирмой AMD шину HyperTransport. (ru)
  • Intel QuickPath Interconnect або просто QuickPath, скорочено QPI (раніше Common System Interface, CSI) — послідовна кеш-когерентна шина типу точка-точка для з'єднання процесорів між собою і з чипсетом, розроблена фірмою Intel. QPI створювалась у відповідь на розроблену раніше консорціумом на чолі з фірмою AMD шину HyperTransport. (uk)
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/Intel_Nehalem_arch.svg
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Link from a Wikipage to an external page
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3331 as of Sep 2 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (62 GB total memory, 43 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software