This HTML5 document contains 101 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dbpedia-dehttp://de.dbpedia.org/resource/
dctermshttp://purl.org/dc/terms/
yago-reshttp://yago-knowledge.org/resource/
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
n22http://msdn.microsoft.com/en-us/library/windows/hardware/
n19https://global.dbpedia.org/id/
yagohttp://dbpedia.org/class/yago/
dbpedia-ruhttp://ru.dbpedia.org/resource/
dbthttp://dbpedia.org/resource/Template:
rdfshttp://www.w3.org/2000/01/rdf-schema#
n9https://www.kernel.org/doc/html/latest/PCI/
freebasehttp://rdf.freebase.com/ns/
dbpedia-cshttp://cs.dbpedia.org/resource/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n16http://dbpedia.org/resource/Memory-mapped_I/
owlhttp://www.w3.org/2002/07/owl#
dbpedia-ithttp://it.dbpedia.org/resource/
wikipedia-enhttp://en.wikipedia.org/wiki/
dbchttp://dbpedia.org/resource/Category:
dbphttp://dbpedia.org/property/
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
goldhttp://purl.org/linguistics/gold/
wikidatahttp://www.wikidata.org/entity/
dbrhttp://dbpedia.org/resource/

Statements

Subject Item
dbr:Pro_Tools
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:List_of_computing_and_IT_abbreviations
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:Peripheral_Component_Interconnect
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:X86_virtualization
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:PCI-X
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:PCI_Express
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:Interrupt
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:Interrupt_request_(PC_architecture)
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:AMD_690_chipset_series
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:AMD_700_chipset_series
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:AMD_800_chipset_series
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:AMD_900_chipset_series
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:Advanced_Programmable_Interrupt_Controller
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:RTX_(operating_system)
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
Subject Item
dbr:MSI
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
dbo:wikiPageDisambiguates
dbr:Message_Signaled_Interrupts
Subject Item
dbr:MSI_protocol
owl:differentFrom
dbr:Message_Signaled_Interrupts
Subject Item
dbr:Message_Signaled_Interrupts
rdf:type
yago:Chip103020034 yago:WikicatMicroprocessors yago:Instrumentality103575240 yago:Object100002684 yago:Device103183080 yago:SemiconductorDevice104171831 yago:PhysicalEntity100001930 yago:Whole100003553 yago:Artifact100021939 yago:Conductor103088707 yago:Microprocessor103760310 dbo:Software
rdfs:label
Přerušení signalizované zprávou Message Signaled Interrupts Message Signaled Interrupts Message Signaled Interrupts Message-Signaled Interrupts
rdfs:comment
Přerušení signalizované zprávou (zkratka MSI z anglického Message Signaled Interrupts) je implementace přerušení, která na rozdíl od tradičního způsobu přerušení nevyžaduje zvláštní vodič (typicky napojený na řadič přerušení), tedy mimopásmovou komunikaci, ale předává informaci o přerušení přímo po svých hlavních datových vodičích zapsáním patřičné informace do určené části namapované operační paměti. Tento způsob přerušování je na osobních počítačích architektury x86 podporován na sběrnicích standardu PCI od verze 2.2 a na sběrnicích standardu PCI-Express. Message Signalled Interrupts (MSI) are an alternative in-band method of signalling an interrupt, using special in-band messages to replace traditional out-of-band assertion of dedicated interrupt lines. While more complex to implement in a device, message signalled interrupts have some significant advantages over pin-based out-of-band interrupt signalling. Message signalled interrupts are supported in PCI bus since its version 2.2, and in later available PCI Express bus. Some non-PCI architectures also use message signalled interrupts. Message-Signaled Interrupts (MSI) sind eine Art von Interrupts, verfügbar in Computersystemen mit PCI 2.2 und höher. Dabei fordern die MSI-fähigen Geräte eine Behandlung nicht über ein elektronisches Signal an, sondern über Nachrichten, die über den PCI-Bus an eine bestimmte Adresse geschrieben werden. Wichtige Vorteile dieser Art der Interrupts sind: * Geräte können unterschiedliche Interrupts (Nachrichten) generieren * Interrupt-Sharing wird vermieden (keine „feste“ Anzahl wie bei Interruptsignalleitungen) * Keine Bestätigung, dadurch schneller Message Signaled Interrupts, nello standard PCI 2.2e nel successivo PCI Express, è una forma alternativa di interrupt dal tradizionale sistema a segnali; invece che scatenare una data richiesta di interrupt tramite un segnale trasmesso su di un pin, viene scritto un messaggio in un settore di memoria di sistema. Ogni dispositivo può avere da 1 a 32 locazioni di memoria univoche (in MSI, fino a 2048 con il nuovo standard MSI-X) o nel quale scrivere eventi MSI. Un vantaggio del sistema MSI è che i dati possono essere inviati assieme all'evento MSI, permettendo applicazioni avanzate. Message Signaled Interrupts (MSI, Прерывания, инициируемые сообщениями) — альтернативная форма прерываний, доступная в PCI версии 2.2 и более поздних, PCI-X, а также обязательная в PCI Express любых версий. Вместо присваивания фиксированного номера запроса на прерывание, устройству разрешается записывать сообщение по определённому адресу системной памяти, на деле отображённому на аппаратуру локального контроллера прерываний (local APIC) процессора. Для записи сообщения используется тот же механизм захвата шины (bus mastering), что и для DMA.
dcterms:subject
dbc:Interrupts dbc:Peripheral_Component_Interconnect dbc:Digital_electronics
dbo:wikiPageID
4266780
dbo:wikiPageRevisionID
1099401776
dbo:wikiPageWikiLink
dbr:Peripheral_Component_Interconnect dbr:Haiku_(operating_system) dbc:Interrupts dbr:Hewlett-Packard dbr:HyperTransport dbr:NetBSD dbr:GSC_bus dbr:Solaris_Express dbr:In-band dbr:Interrupt dbc:Peripheral_Component_Interconnect n16:O dbr:Interrupt_request_(PC_architecture) dbr:Linux_kernel dbr:Posted_write dbr:Windows_Vista dbr:Windows_XP dbr:Device_driver dbr:OpenBSD dbr:Advanced_Programmable_Interrupt_Controller dbr:FreeBSD dbr:Out-of-band_data dbr:VxWorks dbr:Direct_memory_access dbr:Interrupt_handler dbc:Digital_electronics dbr:List_of_Microsoft_codenames dbr:Race_condition dbr:Windows_Server_2003 dbr:Linux dbr:Interrupt_controller dbr:PCI_Express
dbo:wikiPageExternalLink
n9:msi-howto.html n22:ff548079%28v=vs.85%29.aspx
owl:sameAs
freebase:m.0bt5nb dbpedia-cs:Přerušení_signalizované_zprávou n19:4QbRd dbpedia-de:Message-Signaled_Interrupts yago-res:Message_Signaled_Interrupts dbpedia-it:Message_Signaled_Interrupts wikidata:Q476098 dbpedia-ru:Message_Signaled_Interrupts
dbp:wikiPageUsesTemplate
dbt:Short_description dbt:Citation_needed dbt:Reflist
dbo:abstract
Message Signaled Interrupts, nello standard PCI 2.2e nel successivo PCI Express, è una forma alternativa di interrupt dal tradizionale sistema a segnali; invece che scatenare una data richiesta di interrupt tramite un segnale trasmesso su di un pin, viene scritto un messaggio in un settore di memoria di sistema. Ogni dispositivo può avere da 1 a 32 locazioni di memoria univoche (in MSI, fino a 2048 con il nuovo standard MSI-X) o nel quale scrivere eventi MSI. Un vantaggio del sistema MSI è che i dati possono essere inviati assieme all'evento MSI, permettendo applicazioni avanzate. Message Signalled Interrupts (MSI) are an alternative in-band method of signalling an interrupt, using special in-band messages to replace traditional out-of-band assertion of dedicated interrupt lines. While more complex to implement in a device, message signalled interrupts have some significant advantages over pin-based out-of-band interrupt signalling. Message signalled interrupts are supported in PCI bus since its version 2.2, and in later available PCI Express bus. Some non-PCI architectures also use message signalled interrupts. Message-Signaled Interrupts (MSI) sind eine Art von Interrupts, verfügbar in Computersystemen mit PCI 2.2 und höher. Dabei fordern die MSI-fähigen Geräte eine Behandlung nicht über ein elektronisches Signal an, sondern über Nachrichten, die über den PCI-Bus an eine bestimmte Adresse geschrieben werden. Wichtige Vorteile dieser Art der Interrupts sind: * Geräte können unterschiedliche Interrupts (Nachrichten) generieren * Interrupt-Sharing wird vermieden (keine „feste“ Anzahl wie bei Interruptsignalleitungen) * Keine Bestätigung, dadurch schneller Přerušení signalizované zprávou (zkratka MSI z anglického Message Signaled Interrupts) je implementace přerušení, která na rozdíl od tradičního způsobu přerušení nevyžaduje zvláštní vodič (typicky napojený na řadič přerušení), tedy mimopásmovou komunikaci, ale předává informaci o přerušení přímo po svých hlavních datových vodičích zapsáním patřičné informace do určené části namapované operační paměti. Tento způsob přerušování je na osobních počítačích architektury x86 podporován na sběrnicích standardu PCI od verze 2.2 a na sběrnicích standardu PCI-Express. Message Signaled Interrupts (MSI, Прерывания, инициируемые сообщениями) — альтернативная форма прерываний, доступная в PCI версии 2.2 и более поздних, PCI-X, а также обязательная в PCI Express любых версий. Вместо присваивания фиксированного номера запроса на прерывание, устройству разрешается записывать сообщение по определённому адресу системной памяти, на деле отображённому на аппаратуру локального контроллера прерываний (local APIC) процессора. Для записи сообщения используется тот же механизм захвата шины (bus mastering), что и для DMA.
gold:hypernym
dbr:Method
prov:wasDerivedFrom
wikipedia-en:Message_Signaled_Interrupts?oldid=1099401776&ns=0
dbo:wikiPageLength
12716
foaf:isPrimaryTopicOf
wikipedia-en:Message_Signaled_Interrupts
Subject Item
dbr:MSI-X
dbo:wikiPageWikiLink
dbr:Message_Signaled_Interrupts
dbo:wikiPageRedirects
dbr:Message_Signaled_Interrupts
Subject Item
wikipedia-en:Message_Signaled_Interrupts
foaf:primaryTopic
dbr:Message_Signaled_Interrupts