dbo:abstract
|
- الجامع التسلسلي من أجل تقليل عدد الدارات المستخدمة في عملية الجمع يتم استخدام مبدأ الجمع التسلسلي المبين في الشكل، وفي هذا الشكل يتم تخزين العددين المطلوب جمعهما في مسجلي إزاحة AوB كل منهما طوله (n) خانة ويخصص للمجموع (n+1)خانة. وتتم إزاحة العددين تسلسلياخانة فخانة(من اليمين إلى اليسار) إلى دخل الجامع الكامل وبفرض أن القلاب (D) الموجود في وضعية ال (RESET) . عنده تتم إزاحة خانات المجموع ضمن المسجل من اليسار إلى اليمين خانة واحدة كل مرة.وتتم أثناء هذه العملية إزاحة أي معلومات مسبقة خارج المسجل وفقط إنهاء لذلك لاحاجة لمسح مسجل المجموع (clear) عند بداية عملية الجمع.قبل ورود الحافة القادحة الأولى لموجة الساعة تكون الخانتين (A0)و (B0) جاهزتين على مدخلي الجامع الكامل (Ai)و(Bi) ويكون المدخل (Ci=0). كما تكون القيمتين (S0)و (C0) الناتجتين من جمع(Ai) و(Bi) جاهزتين على مخرج الجامع الكامل (Si)و((Ci+1(افترضنا أن زمن تأخير الانتشار للجامع الكامل الذي يعتبر من الدارات التركيبية صغير بالنسبة لدور الساعة).يتم عند ورود أول جبهة قادحة تسجيل الخانة (S0) من المجموع في القلاب الموجود في لأقصى يسار مسجل المجموع ومع نفس النبضة يصل ناتج عملية الجمع التي يتم تنفيذها لحظيا إلى الخانة اليسارية للمسجل.كما يتم ازاحة مسجلي المضاف والمضاف إليه خانة واحدة بحيث تصبح الخانتين التاليتين مرتبة (A1)و (B1) جاهزتين على مدخلي الجامع الكامل.ويتم تخزين الناتج المحمول عن العملية في القلاب Dإن الهدف من قلاب هو تأمين تأخير زمني قدره دور ساعة لكي تظهر الخانة المنقولة (carry bit) والناتجة من عملية جمع للخانتين السابقتين في الوقت المناسب لتجمع مع الخانتين التاليتين.وعند ورود نبضة الإزاحة التالية يتم تطبيق المحمول على الدخل Cn-1 في دارة الجامع. قبل البدء في عملية الجمع يكون المحمول مساويا للصفر. (ar)
- The serial binary adder or bit-serial adder is a digital circuit that performs binary addition bit by bit. The serial full adder has three single-bit inputs for the numbers to be added and the carry in. There are two single-bit outputs for the sum and carry out. The carry-in signal is the previously calculated carry-out signal. The addition is performed by adding each bit, lowest to highest, one per clock cycle. (en)
|
dbo:wikiPageExternalLink
| |
dbo:wikiPageID
| |
dbo:wikiPageLength
|
- 2172 (xsd:nonNegativeInteger)
|
dbo:wikiPageRevisionID
| |
dbo:wikiPageWikiLink
| |
dbp:wikiPageUsesTemplate
| |
dcterms:subject
| |
gold:hypernym
| |
rdf:type
| |
rdfs:comment
|
- The serial binary adder or bit-serial adder is a digital circuit that performs binary addition bit by bit. The serial full adder has three single-bit inputs for the numbers to be added and the carry in. There are two single-bit outputs for the sum and carry out. The carry-in signal is the previously calculated carry-out signal. The addition is performed by adding each bit, lowest to highest, one per clock cycle. (en)
- الجامع التسلسلي من أجل تقليل عدد الدارات المستخدمة في عملية الجمع يتم استخدام مبدأ الجمع التسلسلي المبين في الشكل، وفي هذا الشكل يتم تخزين العددين المطلوب جمعهما في مسجلي إزاحة AوB كل منهما طوله (n) خانة ويخصص للمجموع (n+1)خانة. وتتم إزاحة العددين تسلسلياخانة فخانة(من اليمين إلى اليسار) إلى دخل الجامع الكامل (ar)
|
rdfs:label
|
- جامع تسلسلي (ar)
- Serial binary adder (en)
|
owl:sameAs
| |
prov:wasDerivedFrom
| |
foaf:isPrimaryTopicOf
| |
is dbo:wikiPageRedirects
of | |
is dbo:wikiPageWikiLink
of | |
is foaf:primaryTopic
of | |