This HTML5 document contains 87 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
n22http://www.arm.com/products/processors/cortex-a50/
dctermshttp://purl.org/dc/terms/
yago-reshttp://yago-knowledge.org/resource/
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
dbpedia-huhttp://hu.dbpedia.org/resource/
n13https://global.dbpedia.org/id/
dbthttp://dbpedia.org/resource/Template:
rdfshttp://www.w3.org/2000/01/rdf-schema#
dbpedia-ukhttp://uk.dbpedia.org/resource/
n8https://web.archive.org/web/20140618072525/http:/infocenter.arm.com/help/topic/com.arm.doc.subset.cortexa.a57/
freebasehttp://rdf.freebase.com/ns/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
owlhttp://www.w3.org/2002/07/owl#
dbpedia-zhhttp://zh.dbpedia.org/resource/
wikipedia-enhttp://en.wikipedia.org/wiki/
dbphttp://dbpedia.org/property/
provhttp://www.w3.org/ns/prov#
dbchttp://dbpedia.org/resource/Category:
xsdhhttp://www.w3.org/2001/XMLSchema#
goldhttp://purl.org/linguistics/gold/
wikidatahttp://www.wikidata.org/entity/
dbrhttp://dbpedia.org/resource/

Statements

Subject Item
dbr:ARM_Cortex-A57
rdfs:label
ARM Cortex-A57 ARM Cortex-A57 ARM Cortex-A57
rdfs:comment
ARM Cortex-A57是一个由Arm设计的ARMv8-A 64 位中央处理器指令集架構。2014年1月, 超威半导体发布了服务器處理器皓龙 A1100 。該處理器有四个或八个Cortex-A57内核。 2014年第四季度,高通發佈了骁龙810。它包含四个Cortex-A57和四个ARM Cortex-A53内核。 ARM Cortex-A57 — суперскалярний 64-бітний мікропроцесор компанії ARM Holdings. Процесор забезпечує добрий баланс між продуктивністю і споживаною потужністю, може підтримувати 32-розрядні та 64-розрядні додатки. Cortex-A57 забезпечує значно вищу продуктивність у порівнянні з успішним процесором Cortex-A7 і може використовуватись у пристроях з автономним живленням. Порівняно з молодшою версією ARM Cortex-A53 має більшу частоту та значно менше енергоспоживання, але на однакових тактових частотах дещо програє у продуктивності ARM Cortex-A53. The ARM Cortex-A57 is a central processing unit implementing the ARMv8-A 64-bit instruction set designed by ARM Holdings. The Cortex-A57 is an out-of-order superscalar pipeline. It is available as SIP core to licensees, and its design makes it suitable for integration with other SIP cores (e.g. GPU, display controller, DSP, image processor, etc.) into one die constituting a system on a chip (SoC).
dbp:name
ARM Cortex-A57
dcterms:subject
dbc:ARM_architecture dbc:Computer-related_introductions_in_2012 dbc:ARMv8-A_microarchitectures dbc:ARM_Holdings_IP_cores
dbo:wikiPageID
41814954
dbo:wikiPageRevisionID
1073221614
dbo:wikiPageWikiLink
dbr:Kibibyte dbr:Samsung dbr:Die_(integrated_circuit) dbr:10_Gigabit_Ethernet dbr:Image_processor dbr:ARM_Cortex-A53 dbr:ARM_Cortex-A72 dbr:Display_controller dbr:ARM_Cortex-A15 dbr:Opteron dbr:Mebibyte dbr:ARMv8-A dbr:Nvidia dbr:Comparison_of_ARMv7-A_cores dbr:SIMD dbr:Hardware_virtualization dbr:Comparison_of_ARMv8-A_cores dbr:ARM_architecture dbr:PCI_Express dbr:Central_processing_unit dbr:DDR3_SDRAM dbr:DDR4_SDRAM dbr:System_on_a_chip dbr:Exynos dbr:ARM_Holdings dbr:Graphics_processing_unit dbr:Speculative_execution dbr:Big.LITTLE dbc:ARM_architecture dbc:ARM_Holdings_IP_cores dbr:Qualcomm dbr:Instruction_set dbr:Qualcomm_Snapdragon dbc:ARMv8-A_microarchitectures dbr:Out-of-order_execution dbr:Digital_signal_processor dbc:Computer-related_introductions_in_2012 dbr:Tegra dbr:Advanced_Micro_Devices dbr:Semiconductor_intellectual_property_core dbr:Superscalar
dbo:wikiPageExternalLink
n8:index.html%7Cdate=June n22:cortex-a57-processor.php
owl:sameAs
dbpedia-hu:ARM_Cortex-A57 dbpedia-uk:ARM_Cortex-A57 n13:fn3j wikidata:Q17112311 dbpedia-zh:ARM_Cortex-A57 freebase:m.0_lgpmd yago-res:ARM_Cortex-A57
dbp:wikiPageUsesTemplate
dbt:Application_ARM-based_chips dbt:Short_description dbt:Webarchive dbt:Reflist dbt:Infobox_CPU dbt:Clear
dbp:producedStart
2012
dbp:successor
dbr:ARM_Cortex-A72
dbp:title
ARM Cortex-A57 Technical Reference Manuals
dbp:url
0001-06-18
dbo:abstract
The ARM Cortex-A57 is a central processing unit implementing the ARMv8-A 64-bit instruction set designed by ARM Holdings. The Cortex-A57 is an out-of-order superscalar pipeline. It is available as SIP core to licensees, and its design makes it suitable for integration with other SIP cores (e.g. GPU, display controller, DSP, image processor, etc.) into one die constituting a system on a chip (SoC). ARM Cortex-A57是一个由Arm设计的ARMv8-A 64 位中央处理器指令集架構。2014年1月, 超威半导体发布了服务器處理器皓龙 A1100 。該處理器有四个或八个Cortex-A57内核。 2014年第四季度,高通發佈了骁龙810。它包含四个Cortex-A57和四个ARM Cortex-A53内核。 ARM Cortex-A57 — суперскалярний 64-бітний мікропроцесор компанії ARM Holdings. Процесор забезпечує добрий баланс між продуктивністю і споживаною потужністю, може підтримувати 32-розрядні та 64-розрядні додатки. Cortex-A57 забезпечує значно вищу продуктивність у порівнянні з успішним процесором Cortex-A7 і може використовуватись у пристроях з автономним живленням. Порівняно з молодшою версією ARM Cortex-A53 має більшу частоту та значно менше енергоспоживання, але на однакових тактових частотах дещо програє у продуктивності ARM Cortex-A53.
dbp:designfirm
dbr:ARM_Holdings
dbp:l1cache
80
dbp:l2cache
512
dbp:l3cache
none
dbp:microarch
ARMv8-A
dbp:numcores
1
dbp:pcode
Atlas
gold:hypernym
dbr:Microarchitecture
prov:wasDerivedFrom
wikipedia-en:ARM_Cortex-A57?oldid=1073221614&ns=0
dbo:wikiPageLength
6199
foaf:isPrimaryTopicOf
wikipedia-en:ARM_Cortex-A57