About: Programmable Array Logic     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : yago:Whole100003553, within Data Space : dbpedia.org associated with source document(s)
QRcode icon
http://dbpedia.org/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FProgrammable_Array_Logic

Programmable Array Logic (PAL) is a family of programmable logic device semiconductors used to implement logic functions in digital circuits introduced by Monolithic Memories, Inc. (MMI) in March 1978. MMI obtained a registered trademark on the term PAL for use in "Programmable Semiconductor Logic Circuits". The trademark is currently held by Lattice Semiconductor. PAL devices consisted of a small PROM (programmable read-only memory) core and additional output logic used to implement particular desired logic functions with few components.

AttributesValues
rdf:type
rdfs:label
  • Matriu lògica programable (ca)
  • Programmable Array Logic (de)
  • Programmable Array Logic (es)
  • 프로그래머블 어레이 논리 (ko)
  • Programmable Array Logic (en)
  • Programmable Array Logic (pl)
  • Arranjo lógico programável (pt)
  • Програмовані матриці логіки (uk)
  • Programmable array logic (sv)
  • 可程式化陣列邏輯 (zh)
rdfs:comment
  • Una matriu lògica programable o PAL (de l'anglès Programmable Array Logic) és un dispositiu electrònic dissenyat per l'empresa (ara adquirida per AMD) i ha estat sens dubte el circuit programable més utilitzat durant dècades. L'estructura d'una PAL, derivada de les , es basa en el fet que qualsevol funció lògica pot ser emulada per sumas de productes lògics. Un dispositiu PAL té una matriu d'entrada formada per una porta AND connectada a una sèrie de portes AND, amb les sortides connectades a un del dispositiu. La matriu de portes AND és programable i, per tant, permet efectuar el producte lògic resultant de qualsevol combinació de les entrades primàries. (ca)
  • Programmable Array Logic (kurz PAL genannt) sind elektronische Halbleiterbausteine im Bereich der Digitaltechnik, die durch Programmierung eine logische Verknüpfungsstruktur der Eingangssignale zu den Ausgangssignalen erhalten. Eine alternative deutsche Bezeichnung lautete auch "programmierbare Zellenlogik". Sie wurden 1978 durch die Firma Monolithic Memories Inc. (MMI) entwickelt und in den Folgejahren produziert. PAL wurden in einer der ersten Hardwarebeschreibungssprachen PALASM programmiert.AMD brachte 1983 den PAL AMPAL22V10 (22V10) auf den Markt.Die deutsche Philips-Tochterfirma Valvo fertigte laut Datenbuch 1984 programmierbare integrierte Logik-Schaltkreise.1986 hatten die universelleren PLAs die entwicklungstechnisch älteren PALs bereits weitgehend vom Halbleitermarkt verdrängt. (de)
  • Una matriz lógica programable o PAL es un dispositivo diseñado por la empresa (ahora adquirida por AMD) y ha sido sin duda el circuito programable más utilizado durante décadas. La estructura de una PAL, derivada de las , se basa en que cualquier función lógica puede ser descrita por sumas de productos lógicos. Un dispositivo PAL tiene una matriz de entrada formada por una puerta AND conectada a una serie de puertas OR, con las salidas conectadas a un pin del dispositivo. La matriz de puertas AND es programable y, por tanto, permite efectuar el producto lógico con cualquier combinación de las entradas primarias. (es)
  • 프로그래머블 어레이 논리(Programmable Array Logic, PAL)란 용어는 1978년에 모놀리식 메모리 (주)가 소개한 디지털 회로 반도체의 논리 기능을 실행하는 데 사용된 프로그래머블 논리 소자 반도체의 종류를 기술하는 데 사용된다. 프로그래머블 어레이 논리 소자는 작은 PROM(프로그램 가능 판독 전용 메모리) 코어와 특별한 기능이 바라던 약간의 구성요소를 갖는 논리 기능을 사용하는 추가적인 출력 논리로 구성된다. 특별한 장비에서 사용되는 프로그래머블 어레이 논리 소자는 "현장 프로그래머블" (반대 "제조 프로그래머블" (hard array logic))이다. 각 프로그래머블 어레이 논리 소자는 "한번만 프로그램되며" (OTP), 이것은 초기에 프로그래밍한 후에 갱신하거나 재사용할 수 없다는 것을 뜻한다. (MMI는 하드 어레이 논리(HAL)라고 불리는 비슷한 소자를 제공하고 있으며, 제조할 때 프로그램되어 나오는 것을 제외하면 프로그래머블 게이트 논리 소자처럼 생겼다.) (ko)
  • PAL (ang. Programmable Array Logic) – układ na matrycy PLD posiadający jedną część nieprogramowalną podobnie jak układ PLE, z tym że PAL posiada programowalną matrycę bramek AND. Układy te są zaliczane do grupy prostych programowalnych układów elektronicznych pierwszej generacji (SPLD). (pl)
  • Um arranjo lógico programável, em inglês programmable array logic (sigla PAL), é usada para descrever uma família de dispositivos lógicos programáveis semicondutores usada para implementar funções lógicas em circuitos elétricos, criada pela Monolithic Memories, Inc. (MMI) em meados de 1978. Dispositivos PAL consistiam de um pequeno núcleo PROM e portas lógicas de saída adicionais usadas para implementar determinadas funções lógicas com poucos componentes. (pt)
  • 可程式化陣列邏輯(英語:Programmable Array Logic, PAL),是一種以CMOS的設計技術設計的可程式邏輯裝置(PLD)。 (zh)
  • Programmable Array Logic (PAL) is a family of programmable logic device semiconductors used to implement logic functions in digital circuits introduced by Monolithic Memories, Inc. (MMI) in March 1978. MMI obtained a registered trademark on the term PAL for use in "Programmable Semiconductor Logic Circuits". The trademark is currently held by Lattice Semiconductor. PAL devices consisted of a small PROM (programmable read-only memory) core and additional output logic used to implement particular desired logic functions with few components. (en)
  • PAL, Programmable Array Logic, en tidig variant av programmerbar logik. PAL-kretsar började bli kommersiellt tillgängliga under 1980-talet. En PAL-krets har typiskt några tiotal ingångar och något färre utgångar. PAL bygger på att de flesta enkla logiska funktioner kan skrivas som ett antal AND-operationer följda av en OR-operation. Kretsen innehåller därför en s.k. AND-OR matris. Varje insignal finns tillgänglig i matrisen både som den är och som inverterad. Först utförs ett antal parallella AND-operationer mellan valfria ingångsvärden eller deras inverser. AND-operationerna utförs i diodlogik. (sv)
  • Програмовані матриці логіки, ПМЛ (англ. Programmable Array Logic, PAL) — найпростіші ПЛІС, що використовуються для імплементації логічних функцій в цифрові кола. Введена корпорацією в 1978 році. Основним програмованим компонентом ПМЛ є логічні матриці. Топологія забезпечує з'єднання будь-якого сигналу зі входу або ЗЗ з будь-яким кон'юнктором або диз'юнктором. Залежно від необхідних логічних функцій деякі з цих сполук розриваються, а деякі залишаються і служать для комутації сигналів. Можливість розриву забезпечується наявністю програмованого елемента (перемички) у місцях з'єднання сигнальних ліній. Залежно від технології виготовлення ПЛІС перемичка являє собою плавку металеву перемичку або елемент пам'яті. (uk)
differentFrom
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/Programmable_Logic_Device.svg
  • http://commons.wikimedia.org/wiki/Special:FilePath/22V10_Block_Diagram.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/AMD_22V10_Macrocell.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/AMD_PAL_22V10.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/MMI_PAL_16R6.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/PALASM_Design.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/PAL_Block_Diagram.jpg
  • http://commons.wikimedia.org/wiki/Special:FilePath/ROCKY-518HV_-_AMD_Palce_16V8H-25JC-2379.jpg
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (62 GB total memory, 54 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software