About: Interleaved memory     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : owl:Thing, within Data Space : dbpedia.org associated with source document(s)
QRcode icon
http://dbpedia.org/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FInterleaved_memory

In computing, interleaved memory is a design which compensates for the relatively slow speed of dynamic random-access memory (DRAM) or core memory, by spreading memory addresses evenly across memory banks. That way, contiguous memory reads and writes use each memory bank in turn, resulting in higher memory throughput due to reduced waiting for memory banks to become ready for the operations.

AttributesValues
rdfs:label
  • Speicherverschränkung (de)
  • Memoria entrelazada (es)
  • Interleaved memory (en)
  • Interleaved memory (fr)
  • 메모리 인터리빙 (ko)
  • メモリインターリーブ (ja)
rdfs:comment
  • La memoria entrelazada (en inglés, interleaved memory) es una técnica para la mejora del ancho de banda de las memorias volátiles. Consiste en dividir el sistema de memoria en bancos con la idea de reducir la probabilidad de que un acceso requiera esperar el tiempo de recuperación. Normalmente se divide en bancos de posiciones pares de memoria e impares; así, al realizar un acceso secuencial mientras accedemos a un banco, el otro se recupera para el próximo acceso. Esto evita la espera. Algunas memorias multibanco son: * SDRAM. * RDRAM. * DDR SDRAM. * . * Datos: Q908936 (es)
  • 메모리 인터리빙(memory interleaving)은 주기억장치를 접근하는 속도를 빠르게 하는데 사용된다. 메모리 인터리빙 기법은 인접한 메모리 위치를 서로 다른 메모리 뱅크(bank)에 둠으로써 동시에 여러 곳을 접근할 수 있게 하는 것이다. 메모리 인터리빙은 블록 단위 전송이 가능하게 하므로 캐시나 기억장치와 주변장치 사이의 빠른 데이터 전송을 위한 DMA(Direct Memory Access)에서 많이 사용한다. (ko)
  • Bei der Speicherverschränkung (aus dem englischen memory interleaving) wird der Speicher in gleich große, voneinander unabhängige Bereiche (Speicherbänke, auf einem oder mehreren Modulen) unterteilt, die zeitlich verschränkt gelesen oder beschrieben werden können.Aufeinanderfolgende Speicherworte werden zyklisch in aufeinanderfolgenden Speicherbänken abgespeichert. (de)
  • In computing, interleaved memory is a design which compensates for the relatively slow speed of dynamic random-access memory (DRAM) or core memory, by spreading memory addresses evenly across memory banks. That way, contiguous memory reads and writes use each memory bank in turn, resulting in higher memory throughput due to reduced waiting for memory banks to become ready for the operations. (en)
  • On nomme interleaving le système d'adressage consistant à aller chercher le contenu des adresses paires dans un banc de mémoire et celui des adresses impaires dans un autre. Il est possible de presque doubler ainsi le débit apparent de la mémoire, en tout cas aussi longtemps que des adresses sont explorées de façon consécutive en lecture, en écriture, ou en exécution d'instructions. Une autre façon de doubler le débit de la mémoire, si le bus et le nombre de broches du microprocesseur le permettent, consiste à doubler le chemin de données. (fr)
  • メモリインターリーブ(英: memory interleaving)とは、主記憶装置とCPUとの間のデータ転送を高速化する方法の一つである。 CPUの処理速度と比較し、主記憶装置へのアクセス時間は遅い。したがって、CPUからのデータ転送要求が行われてから実際にデータが転送終了されるまでの間、処理が待たされることになり、CPUの処理能力を十分に発揮できない。 それを解消するために、主記憶装置を複数のメモリバンクに分割し、CPUからのデータ転送要求を同時に(またはごく短いタイムラグをはさんで)複数のメモリバンクに発行する。それにより、CPUの待ち時間を極小化し、高速化することができる。 2010年現在のパソコンで広く使われているデュアルチャネル、はメモリインターリーブの一例であり、2個ないし3個のバンクを同期して読み書きすることで高速化を図っている。 しかしながらメモリインターリーブとはより包括的な概念であり、各バンクの読み書きは完全に同期している必要はなく、いくらかのズレがあってもよい。 富士通PRIMEPOWERで実装されているメモリインターリーブ機構は、各バンクの読み込みについてそれぞれが完了するまでの時間内に次のアクセスをオーバーラップさせながら行う。例えば4バンクを順に読んだ場合24クロック必要のところが15クロックまで短縮できることが概念図で示されている。 (ja)
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/Interleaving.gif
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Link from a Wikipage to an external page
sameAs
dbp:wikiPageUsesTemplate
thumbnail
has abstract
  • Bei der Speicherverschränkung (aus dem englischen memory interleaving) wird der Speicher in gleich große, voneinander unabhängige Bereiche (Speicherbänke, auf einem oder mehreren Modulen) unterteilt, die zeitlich verschränkt gelesen oder beschrieben werden können.Aufeinanderfolgende Speicherworte werden zyklisch in aufeinanderfolgenden Speicherbänken abgespeichert. Hat der Speicher eine geringere Taktrate als der Prozessor, verringern sich durch den abwechselnden Zugriff die Wartezeiten für Speicheroperationen. Ein langsamerer Speicherbaustein hat also mehr Zeit zur Verarbeitung eines einzelnen Zugriffs, für den Prozessor sieht der Speicher schneller aus. Das hat in der Praxis erhebliche Auswirkungen, da die modernen Prozessoren in der Regel schneller sind als der Hauptspeicher, weshalb man schon mit anderen Methoden, vor allem mehreren Ebenen von Cache-Speichern, versucht, den Hauptspeicher auf das Geschwindigkeitsniveau der Prozessoren zu heben. (de)
  • In computing, interleaved memory is a design which compensates for the relatively slow speed of dynamic random-access memory (DRAM) or core memory, by spreading memory addresses evenly across memory banks. That way, contiguous memory reads and writes use each memory bank in turn, resulting in higher memory throughput due to reduced waiting for memory banks to become ready for the operations. It is different from multi-channel memory architectures, primarily as interleaved memory does not add more channels between the main memory and the memory controller. However, channel interleaving is also possible, for example in freescale i.MX6 processors, which allow interleaving to be done between two channels. (en)
  • La memoria entrelazada (en inglés, interleaved memory) es una técnica para la mejora del ancho de banda de las memorias volátiles. Consiste en dividir el sistema de memoria en bancos con la idea de reducir la probabilidad de que un acceso requiera esperar el tiempo de recuperación. Normalmente se divide en bancos de posiciones pares de memoria e impares; así, al realizar un acceso secuencial mientras accedemos a un banco, el otro se recupera para el próximo acceso. Esto evita la espera. Algunas memorias multibanco son: * SDRAM. * RDRAM. * DDR SDRAM. * . * Datos: Q908936 (es)
  • On nomme interleaving le système d'adressage consistant à aller chercher le contenu des adresses paires dans un banc de mémoire et celui des adresses impaires dans un autre. Il est possible de presque doubler ainsi le débit apparent de la mémoire, en tout cas aussi longtemps que des adresses sont explorées de façon consécutive en lecture, en écriture, ou en exécution d'instructions. Une autre façon de doubler le débit de la mémoire, si le bus et le nombre de broches du microprocesseur le permettent, consiste à doubler le chemin de données. Cette technique est proche dans son esprit de celle de l'agrégation de disques du RAID 0. (fr)
  • 메모리 인터리빙(memory interleaving)은 주기억장치를 접근하는 속도를 빠르게 하는데 사용된다. 메모리 인터리빙 기법은 인접한 메모리 위치를 서로 다른 메모리 뱅크(bank)에 둠으로써 동시에 여러 곳을 접근할 수 있게 하는 것이다. 메모리 인터리빙은 블록 단위 전송이 가능하게 하므로 캐시나 기억장치와 주변장치 사이의 빠른 데이터 전송을 위한 DMA(Direct Memory Access)에서 많이 사용한다. (ko)
  • メモリインターリーブ(英: memory interleaving)とは、主記憶装置とCPUとの間のデータ転送を高速化する方法の一つである。 CPUの処理速度と比較し、主記憶装置へのアクセス時間は遅い。したがって、CPUからのデータ転送要求が行われてから実際にデータが転送終了されるまでの間、処理が待たされることになり、CPUの処理能力を十分に発揮できない。 それを解消するために、主記憶装置を複数のメモリバンクに分割し、CPUからのデータ転送要求を同時に(またはごく短いタイムラグをはさんで)複数のメモリバンクに発行する。それにより、CPUの待ち時間を極小化し、高速化することができる。 2010年現在のパソコンで広く使われているデュアルチャネル、はメモリインターリーブの一例であり、2個ないし3個のバンクを同期して読み書きすることで高速化を図っている。 しかしながらメモリインターリーブとはより包括的な概念であり、各バンクの読み書きは完全に同期している必要はなく、いくらかのズレがあってもよい。 富士通PRIMEPOWERで実装されているメモリインターリーブ機構は、各バンクの読み込みについてそれぞれが完了するまでの時間内に次のアクセスをオーバーラップさせながら行う。例えば4バンクを順に読んだ場合24クロック必要のところが15クロックまで短縮できることが概念図で示されている。 いずれにおいても各バンクのメモリは協調させながら読み書きを行う必要がある。したがって、メモリモジュールの駆動周波数および容量については同一、もしくは著しい制限があり、通常各バンクは同じ駆動周波数、同一容量であることが要求される。 (ja)
gold:hypernym
prov:wasDerivedFrom
page length (characters) of wiki page
foaf:isPrimaryTopicOf
is Link from a Wikipage to another Wikipage of
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (378 GB total memory, 58 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software