This HTML5 document contains 212 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dbpedia-dehttp://de.dbpedia.org/resource/
dctermshttp://purl.org/dc/terms/
n30https://scale.engin.brown.edu/classes/EN2911XF14/
dbohttp://dbpedia.org/ontology/
n22http://dbpedia.org/resource/File:
foafhttp://xmlns.com/foaf/0.1/
n19http://www12.informatik.uni-erlangen.de/research/recobus/
dbpedia-huhttp://hu.dbpedia.org/resource/
n9https://www.springer.com/engineering/circuits+%26+systems/book/
n17https://global.dbpedia.org/id/
dbpedia-trhttp://tr.dbpedia.org/resource/
yagohttp://dbpedia.org/class/yago/
dbthttp://dbpedia.org/resource/Template:
rdfshttp://www.w3.org/2000/01/rdf-schema#
freebasehttp://rdf.freebase.com/ns/
dbpedia-plhttp://pl.dbpedia.org/resource/
n24http://commons.wikimedia.org/wiki/Special:FilePath/
n28http://www.dresd.org/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
dbpedia-arhttp://ar.dbpedia.org/resource/
owlhttp://www.w3.org/2002/07/owl#
n10http://dbpedia.org/resource/Configware/
dbpedia-zhhttp://zh.dbpedia.org/resource/
wikipedia-enhttp://en.wikipedia.org/wiki/
dbphttp://dbpedia.org/property/
provhttp://www.w3.org/ns/prov#
dbchttp://dbpedia.org/resource/Category:
n32https://web.archive.org/web/20160306094104/http:/vlsi-world.com/content/view/48/
xsdhhttp://www.w3.org/2001/XMLSchema#
wikidatahttp://www.wikidata.org/entity/
goldhttp://purl.org/linguistics/gold/
dbrhttp://dbpedia.org/resource/
dbpedia-jahttp://ja.dbpedia.org/resource/
n21https://archive.today/20130101235837/http:/www.atypon-link.com/OLD/toc/itit/49/

Statements

Subject Item
dbr:List_of_ZX_Spectrum_clones
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:List_of_emerging_technologies
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Benchmark_(computing)
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Application-specific_integrated_circuit
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Hprc
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Cypress_PSoC
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:EFuse
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Individual_Computers
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Information_Sciences_Institute
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Comparison_of_reconfigurable_computing_systems
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
n10:Software-Co-Compilation
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Memristor
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Gerald_Estrin
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Control_store
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:LISA_(Language_for_Instruction_Set_Architecture)
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Reconfigure
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:M-Labs
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Computational_RAM
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Computer_architecture
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Hardware_acceleration
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Parallel_computing
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Programmable_logic_device
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:PipeRench
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Datapath
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Lateral_computing
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Logic_block
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Adaptive_architecture
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Ferdinand_Peper
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:FpgaC
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Glossary_of_reconfigurable_computing
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Granularity
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:RASC
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:RC
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageDisambiguates
dbr:Reconfigurable_computing
Subject Item
dbr:Reconfigurable_computing
rdf:type
yago:Group100031264 yago:Abstraction100002137 yago:Array107939382 yago:WikicatGateArrays yago:Arrangement107938773 dbo:Company
rdfs:label
Obliczenia rekonfigurowalne Reconfigurable computing Reconfigurable Computing 可重組計算 حوسبة قابلة لإعادة التشكيل 再構成可能コンピューティング
rdfs:comment
可重組計算(Reconfigurable computing) 是一種具有高度彈性的。和使用平常的微處理器主要不同的地方在於,可重組計算具有能力對和控制流程做實質上的改變。 Der Begriff Reconfigurable Computing (engl.) bezeichnet das Gebiet der rekonfigurierbaren Rechensysteme und ihrer Anwendungen. Hierbei handelt es sich um Rechensysteme, die in ihrer Struktur programmierbar sind, wie beispielsweise auf der Basis von FPGAs – im Gegensatz zu herkömmlichen Von-Neumann-Rechnern, deren Befehlsströme in einer festen Struktur ablaufen und die via Zeitplanung programmiert werden (instruction scheduling). Obliczenia rekonfigurowalne – architektura komputera łącząca elastyczność procesorów ogólnego przeznaczenia z wysoką wydajnością specjalizowanych układów scalonych. Jest to możliwe dzięki zastosowaniu szybkich bezpośrednio programowalnych macierzy bramek logicznych (ang. field-programmable gate array – FPGA). Reconfigurable computing is a computer architecture combining some of the flexibility of software with the high performance of hardware by processing with very flexible high speed computing fabrics like field-programmable gate arrays (FPGAs). The principal difference when compared to using ordinary microprocessors is the ability to make substantial changes to the datapath itself in addition to the control flow. On the other hand, the main difference from custom hardware, i.e. application-specific integrated circuits (ASICs) is the possibility to adapt the hardware during runtime by "loading" a new circuit on the reconfigurable fabric. الحوسبة القابلة لإعادة التشكيل (بالإنجليزية: Reconfigurable Computing)‏ هي معمارية الحاسوب التي تتضمن برمجيات مرنة وأداء دقيقا للأجهزة. ويتيح هذا النوع من الحوسبة للمستخدم أن يعيد تشكيل البنية الداخلية لنظام الحاسوب لتتوافق مع المهام المراد تنفيذها، وعليه، الحصول على سرعة أعلى لتنفيذ المهمة المطلوبة. ويجمع هذا النوع من الحوسبة بين سرعة الدارات المصممة لتنفيذ مهمة محددة (Application Specific Integrated Circuit ASIC) ومرونة الدارات المصممة لتنفيذ أية مهمة عامة. 再構成可能コンピューティング(さいこうせいかのうコンピューティング、Reconfigurable Computing)は、ソフトウェアの持つ柔軟性とFPGAなどの高度に柔軟な高速コンピューティング構造による高性能ハードウェア処理を組合わせたコンピュータ・アーキテクチャである。一般的なマイクロプロセッサを使った場合との根本的な違いは、制御フローに加えて実際のデータ経路を変更する能力があることである。一方、ASICなどの専用ハードウェアとの主な違いは、再構成可能な構造に動作中でも新たな回路構成を「ロード」することができる適応能力である。
foaf:depiction
n24:FPGARetrocomputing.jpg
dcterms:subject
dbc:Reconfigurable_computing dbc:Digital_electronics
dbo:wikiPageID
188371
dbo:wikiPageRevisionID
1107624488
dbo:wikiPageWikiLink
dbr:Single_assignment dbr:SciEngines_GmbH dbr:C-One dbr:PipeRench dbr:Field_programmable_gate_array dbr:Coprocessor dbr:PSoC dbr:Anti_machine dbr:Resource_management_(computing) dbr:Supercomputing dbr:RDPA dbr:Application-specific_integrated_circuit dbc:Reconfigurable_computing dbr:IBM_Power_microprocessors dbc:Digital_electronics dbr:National_Instruments dbr:Gerald_Estrin dbr:PCI_Express dbr:Circuitry dbr:Reconfigurable_datapath_array dbr:Moore's_law dbr:The_Journal_of_Supercomputing dbr:Morgan_Kaufmann dbr:CompactRIO dbr:1chipMSX n22:FPGARetrocomputing.jpg dbr:Anti-machine dbr:Sprinter_(computer) dbr:Parallel_computing dbr:National_Science_Foundation dbr:Mitrionics dbr:SIMD dbr:Arithmetic_logic_unit dbr:Flowware dbr:Datapath dbr:Peripheral dbr:Image_processing dbr:Xilinx dbr:Intel dbr:Multi-core_processor dbr:M-Labs dbr:Computer_architecture dbr:Von_Neumann_bottleneck dbr:High-performance_computing dbr:Field-programmable_gate_array dbr:Encryption dbr:Software dbr:Von_Neumann_architecture dbr:Nick_Tredennick dbr:IBM dbr:FPGA dbr:Pattern_matching dbr:ILAND_project dbr:Glossary_of_reconfigurable_computing dbr:Electronic_hardware dbr:Microprocessor dbr:Computing_with_Memory
dbo:wikiPageExternalLink
n9:978-1-4614-0060-8 n19: n21:3 n28: n30: n32:47
owl:sameAs
wikidata:Q240838 dbpedia-pl:Obliczenia_rekonfigurowalne n17:2GUX6 dbpedia-ar:حوسبة_قابلة_لإعادة_التشكيل dbpedia-zh:可重組計算 dbpedia-tr:Yeniden_yapılandırılabilir_bilişim dbpedia-de:Reconfigurable_Computing freebase:m.019s8w dbpedia-ja:再構成可能コンピューティング dbpedia-hu:Újrakonfigurálható_számítás
dbp:wikiPageUsesTemplate
dbt:Programmable_Logic dbt:Citation_needed dbt:Technical dbt:Div_col dbt:Div_col_end dbt:Reflist dbt:Main dbt:Use_American_English dbt:More_citations_needed_section dbt:Original_research_section dbt:Short_description
dbo:thumbnail
n24:FPGARetrocomputing.jpg?width=300
dbo:abstract
Reconfigurable computing is a computer architecture combining some of the flexibility of software with the high performance of hardware by processing with very flexible high speed computing fabrics like field-programmable gate arrays (FPGAs). The principal difference when compared to using ordinary microprocessors is the ability to make substantial changes to the datapath itself in addition to the control flow. On the other hand, the main difference from custom hardware, i.e. application-specific integrated circuits (ASICs) is the possibility to adapt the hardware during runtime by "loading" a new circuit on the reconfigurable fabric. Der Begriff Reconfigurable Computing (engl.) bezeichnet das Gebiet der rekonfigurierbaren Rechensysteme und ihrer Anwendungen. Hierbei handelt es sich um Rechensysteme, die in ihrer Struktur programmierbar sind, wie beispielsweise auf der Basis von FPGAs – im Gegensatz zu herkömmlichen Von-Neumann-Rechnern, deren Befehlsströme in einer festen Struktur ablaufen und die via Zeitplanung programmiert werden (instruction scheduling). 可重組計算(Reconfigurable computing) 是一種具有高度彈性的。和使用平常的微處理器主要不同的地方在於,可重組計算具有能力對和控制流程做實質上的改變。 الحوسبة القابلة لإعادة التشكيل (بالإنجليزية: Reconfigurable Computing)‏ هي معمارية الحاسوب التي تتضمن برمجيات مرنة وأداء دقيقا للأجهزة. ويتيح هذا النوع من الحوسبة للمستخدم أن يعيد تشكيل البنية الداخلية لنظام الحاسوب لتتوافق مع المهام المراد تنفيذها، وعليه، الحصول على سرعة أعلى لتنفيذ المهمة المطلوبة. ويجمع هذا النوع من الحوسبة بين سرعة الدارات المصممة لتنفيذ مهمة محددة (Application Specific Integrated Circuit ASIC) ومرونة الدارات المصممة لتنفيذ أية مهمة عامة. 再構成可能コンピューティング(さいこうせいかのうコンピューティング、Reconfigurable Computing)は、ソフトウェアの持つ柔軟性とFPGAなどの高度に柔軟な高速コンピューティング構造による高性能ハードウェア処理を組合わせたコンピュータ・アーキテクチャである。一般的なマイクロプロセッサを使った場合との根本的な違いは、制御フローに加えて実際のデータ経路を変更する能力があることである。一方、ASICなどの専用ハードウェアとの主な違いは、再構成可能な構造に動作中でも新たな回路構成を「ロード」することができる適応能力である。 Obliczenia rekonfigurowalne – architektura komputera łącząca elastyczność procesorów ogólnego przeznaczenia z wysoką wydajnością specjalizowanych układów scalonych. Jest to możliwe dzięki zastosowaniu szybkich bezpośrednio programowalnych macierzy bramek logicznych (ang. field-programmable gate array – FPGA). Uniwersalny procesory mając do dyspozycji ograniczoną liczbę interpretowanych rozkazów jest w stanie wykonać skomplikowane zadania obliczeniowe. Czas potrzebny na obliczenia zależy od liczby wymaganych kroków, która wynika z poziomu komplikacji zadania.Lepszą wydajnością charakteryzują się specjalizowane układy scalone (ang. application-specific integrated circuit – ASIC), przeznaczone do realizacji z góry określonego zadania. Ich wadą jest brak cechy uniwersalności. Koncepcja komputerów z możliwością rekonfiguracji istnieje od lat 60. XX wieku, kiedy to Gerald Estrin zaproponował realizację komputera składającego się ze standardowego procesora i tablicy „rekonfigurowalnego” sprzętu. Procesor kontrolowałby zachowanie konfigurowalnego sprzętu, który byłby dostosowywany do najbardziej wydajnego wykonywania określonego zadania, takiego jak na przykład przetwarzanie obrazu lub dopasowywanie wzorców. Po zakończeniu zadania sprzęt mógłby podlegać ponownej rekonfiguracji w celu dostosowania do innej aplikacji.Stosowanie takiej hybrydowej architektury komputera pozwoliłoby osiągnąć wydajność dedykowanego urządzenia jednocześnie zachowując elastyczność procesora ogólnego przeznaczenia. Obecnie obliczenia rekonfigurowalne są realizowane poprzez scalenie uniwersalnego procesora z układem FPGA. Pierwszy pełni rolę kontrolera konfiguracji, a wewnątrz drugiego implementowany jest specjalizowany obwód. Rekonfigurację przeprowadza się „ładując” nowy obwód na programowalną macierz bramek.
gold:hypernym
dbr:Architecture
prov:wasDerivedFrom
wikipedia-en:Reconfigurable_computing?oldid=1107624488&ns=0
dbo:wikiPageLength
28808
foaf:isPrimaryTopicOf
wikipedia-en:Reconfigurable_computing
Subject Item
dbr:Richard_Shoup_(programmer)
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:James_Hoe
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbp:fields
dbr:Reconfigurable_computing
dbo:academicDiscipline
dbr:Reconfigurable_computing
Subject Item
dbr:Processor_design
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:AI_accelerator
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Jim_Woodcock
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Mitrionics
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Reconfigurable_Supercomputing
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Xputer
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Field-programmable_gate_array
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Field-programmable_object_array
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Data_Path_Array
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Data_Path_Unit
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:FPGA_computing
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Instruction_set_architecture
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Reconfigurable_Computing
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Seymour_Cray
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Sandhya_Dwarkadas
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:System_on_a_chip
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Server_(computing)
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Soft_core_(synthesis)
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Smith–Waterman_algorithm
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:IPFlex
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Evolvable_hardware
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Nanoelectronics
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:High-Performance_Reconfigurable_Computing
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:SciEngines_GmbH
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Soft_microprocessor
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
Subject Item
dbr:Dynamically_configurable_processor
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:RDPU
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Configurable_computing
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:High-performance_reconfigurable_computing
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Adaptive_computing
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Reconfigurable_Data_Path_Unit
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Reconfigurable_computing_paradox
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Reconfigurable_logic
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Reconfigurable_supercomputing
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Reconfigurable_system
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
dbr:Partial_re-configuration
dbo:wikiPageWikiLink
dbr:Reconfigurable_computing
dbo:wikiPageRedirects
dbr:Reconfigurable_computing
Subject Item
wikipedia-en:Reconfigurable_computing
foaf:primaryTopic
dbr:Reconfigurable_computing