This HTML5 document contains 106 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

Namespace Prefixes

PrefixIRI
dctermshttp://purl.org/dc/terms/
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
n4https://global.dbpedia.org/id/
dbpedia-ruhttp://ru.dbpedia.org/resource/
dbthttp://dbpedia.org/resource/Template:
dbpedia-ukhttp://uk.dbpedia.org/resource/
rdfshttp://www.w3.org/2000/01/rdf-schema#
freebasehttp://rdf.freebase.com/ns/
dbpedia-srhttp://sr.dbpedia.org/resource/
dbpedia-simplehttp://simple.dbpedia.org/resource/
dbpedia-fahttp://fa.dbpedia.org/resource/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
dbpedia-arhttp://ar.dbpedia.org/resource/
owlhttp://www.w3.org/2002/07/owl#
wikipedia-enhttp://en.wikipedia.org/wiki/
dbpedia-zhhttp://zh.dbpedia.org/resource/
dbphttp://dbpedia.org/property/
provhttp://www.w3.org/ns/prov#
dbchttp://dbpedia.org/resource/Category:
xsdhhttp://www.w3.org/2001/XMLSchema#
wikidatahttp://www.wikidata.org/entity/
goldhttp://purl.org/linguistics/gold/
dbrhttp://dbpedia.org/resource/

Statements

Subject Item
dbr:Glossary_of_computer_science
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
Subject Item
dbr:Bitlevel_parallelism
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Parallel_communication
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
Subject Item
dbr:Parallel_computing
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
Subject Item
dbr:Theoretical_computer_science
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
Subject Item
dbr:Whirlwind_I
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
Subject Item
dbr:Partial_cube
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
Subject Item
dbr:Bit-level_parallelism
rdfs:label
Bit-level parallelism 位元層級平行 Паралелізм бітового рівня توازي على مستوى البت Bit-level parallelism
rdfs:comment
Паралелізм бітового рівня — вид паралельних обчислень, що ґрунтується на збільшенні розміру машинного слова. Bit-level parallelism is a form of parallel computing based on increasing processor word size. Increasing the word size reduces the number of instructions the processor must execute in order to perform an operation on variables whose sizes are greater than the length of the word. (For example, consider a case where an 8-bit processor must add two 16-bit integers. The processor must first add the 8 lower-order bits from each integer, then add the 8 higher-order bits, requiring two instructions to complete a single operation. A 16-bit processor would be able to complete the operation with single instruction.) Параллелизм на уровне битов — вид параллельных вычислений, основанный на увеличении размера машинного слова. С появлением первых микропроцессоров в начале 1970-х годов увеличение размера машинного слова стало основным направлением прогресса при разработки новых моделей. Четырёхбитные микропроцессоры сменялись 8-, 16- и 32-битными. Каждое удвоение машинного слова снижало количество инструкций, необходимых для обработки данных, имеющих большую длину, чем размер прежнего машинного слова. Возможности увеличения производительности за счёт увеличения размера машинного слова в основном были исчерпаны с появлением 32-разрядного микропроцессора 80386 в 1985 г. Значительно более позднее появление 64-разрядных микропроцессоров в основном связано с увеличением адресного пространства, а не производител التوازي على مستوى البت هو شكل من أشكال الحوسبة المتوازية على أساس زيادة حجم كلمة المعالج. منذ بدايات تكنولوجيا دارات التكامل الفائق (very-large-scale integration) (VLSI) في تصنيع رقائق الحاسوب في سبعينات القرن العشرين وحتى حوالي عام 1986، كانت تتم عملية التسريع في هندسة الحاسبات من خلال مضاعفة حجم كلمة الحاسوب، والتي بدورها تزيد كمية المعلومات التي يمكن للمعالج أن يعالجها في كل دورة. زيادة حجم الكلمة يقلل من عدد التعليمات التي يجب على المعالج تنفيذها لأداء عملية على متغيرات حجمها أكبر من طول الكلمة. على سبيل المثال، إذا أردنا جمع رقمين صحيحين مكونين من 16 بت على معالج 8 بت، فإن المعالج يقوم بجمع أول 8 بت من كل رقم باستخدام تعليمة الجمع، ثم يجمع ثاني 8 بت مع الإعارة من العملية السابقة، وبالتالي فإن معالج 8 بت يحتاج لتعليمتين لإكمال عملية واحدة، بينما معالج 16 بت معالج سيكون قادر على إكمال ا 位元層級平行(英語:Bit-level parallelism,縮寫為BLP,又譯為位級並行) ,一種平行計算的模式,可以增加處理器每次處理的字組(word)大小。從1970年代至1986年之間,以超大型積體電路(VLSI)發展出的電腦晶片製造技術,利用位元層級平行的技術,使處理器的速度增加。 當處理器需要執行的指令,超過字組大小時,指令需要被拆成數次來存取;增加字組大小,減少了處理器需要執行的指令數量,從而增加了運算效率。
dcterms:subject
dbc:Parallel_computing
dbo:wikiPageID
14229148
dbo:wikiPageRevisionID
1084472730
dbo:wikiPageWikiLink
dbr:32-bit_computing dbr:16-bit_computing dbr:Word_(data_type) dbr:4-bit_computing dbr:DDR2_SDRAM dbr:8-bit_computing dbr:X86-64 dbr:Very-large-scale_integration dbr:Parallel_computing dbr:Single_instruction,_multiple_data dbr:Bus_(computing) dbc:Parallel_computing dbr:Integer dbr:SWAR dbr:Whirlwind_(computer) dbr:Serial_computer dbr:DDR1_SDRAM
owl:sameAs
n4:JZCY dbpedia-zh:位元層級平行 dbpedia-fa:موازی‌سازی_بیتی dbpedia-uk:Паралелізм_бітового_рівня wikidata:Q1279909 dbpedia-ar:توازي_على_مستوى_البت dbpedia-sr:Паралелизам_на_нивоу_бита freebase:m.03cygz4 dbpedia-simple:Bit-level_parallelism dbpedia-ru:Bit-level_parallelism
dbp:wikiPageUsesTemplate
dbt:Reflist dbt:Parallel_computing
dbo:abstract
Bit-level parallelism is a form of parallel computing based on increasing processor word size. Increasing the word size reduces the number of instructions the processor must execute in order to perform an operation on variables whose sizes are greater than the length of the word. (For example, consider a case where an 8-bit processor must add two 16-bit integers. The processor must first add the 8 lower-order bits from each integer, then add the 8 higher-order bits, requiring two instructions to complete a single operation. A 16-bit processor would be able to complete the operation with single instruction.) Originally, all electronic computers were serial (single-bit) computers. The first electronic computer that was not a serial computer—the first bit-parallel computer—was the 16-bit Whirlwind from 1951. From the advent of very-large-scale integration (VLSI) computer chip fabrication technology in the 1970s until about 1986, advancements in computer architecture were done by increasing bit-level parallelism, as 4-bit microprocessors were replaced by 8-bit, then 16-bit, then 32-bit microprocessors. This trend generally came to an end with the introduction of 32-bit processors, which were a standard in general purpose computing for two decades. 64 bit architectures were introduced to the mainstream with the eponymous Nintendo 64 (1996), but beyond this introduction stayed uncommon until the advent of x86-64 architectures around the year 2003, and 2014 for mobile devices with the ARMv8-A instruction set. On 32-bit processors, external data bus width continues to increase. For example, DDR1 SDRAM transfers 128 bits per clock cycle. DDR2 SDRAM transfers a minimum of 256 bits per burst. Паралелізм бітового рівня — вид паралельних обчислень, що ґрунтується на збільшенні розміру машинного слова. Параллелизм на уровне битов — вид параллельных вычислений, основанный на увеличении размера машинного слова. С появлением первых микропроцессоров в начале 1970-х годов увеличение размера машинного слова стало основным направлением прогресса при разработки новых моделей. Четырёхбитные микропроцессоры сменялись 8-, 16- и 32-битными. Каждое удвоение машинного слова снижало количество инструкций, необходимых для обработки данных, имеющих большую длину, чем размер прежнего машинного слова. Возможности увеличения производительности за счёт увеличения размера машинного слова в основном были исчерпаны с появлением 32-разрядного микропроцессора 80386 в 1985 г. Значительно более позднее появление 64-разрядных микропроцессоров в основном связано с увеличением адресного пространства, а не производительности. Процессоров общего назначения с большей разрядностью машинного слова (128 бит) на 2020 г. ещё не существует. 位元層級平行(英語:Bit-level parallelism,縮寫為BLP,又譯為位級並行) ,一種平行計算的模式,可以增加處理器每次處理的字組(word)大小。從1970年代至1986年之間,以超大型積體電路(VLSI)發展出的電腦晶片製造技術,利用位元層級平行的技術,使處理器的速度增加。 當處理器需要執行的指令,超過字組大小時,指令需要被拆成數次來存取;增加字組大小,減少了處理器需要執行的指令數量,從而增加了運算效率。 التوازي على مستوى البت هو شكل من أشكال الحوسبة المتوازية على أساس زيادة حجم كلمة المعالج. منذ بدايات تكنولوجيا دارات التكامل الفائق (very-large-scale integration) (VLSI) في تصنيع رقائق الحاسوب في سبعينات القرن العشرين وحتى حوالي عام 1986، كانت تتم عملية التسريع في هندسة الحاسبات من خلال مضاعفة حجم كلمة الحاسوب، والتي بدورها تزيد كمية المعلومات التي يمكن للمعالج أن يعالجها في كل دورة. زيادة حجم الكلمة يقلل من عدد التعليمات التي يجب على المعالج تنفيذها لأداء عملية على متغيرات حجمها أكبر من طول الكلمة. على سبيل المثال، إذا أردنا جمع رقمين صحيحين مكونين من 16 بت على معالج 8 بت، فإن المعالج يقوم بجمع أول 8 بت من كل رقم باستخدام تعليمة الجمع، ثم يجمع ثاني 8 بت مع الإعارة من العملية السابقة، وبالتالي فإن معالج 8 بت يحتاج لتعليمتين لإكمال عملية واحدة، بينما معالج 16 بت معالج سيكون قادر على إكمال العملية بتعليمة واحدة. تاريخيا، تم استبدال المعالجات 4-بت بمعالجات 8 بت ثم 16 بت، ثم 32 بت. وبشكل عام فقد وصل هذا الاتجاه إلى نهايته مع إدخال معالجات 32 بت، التي سائدة في الحاسبات العامة لعقدين من الزمن. ولكن ليس إلى غاية وقت قريب (2003-2004)، حيث ظهرت هندسة x86-64، والتي تحوي على معالجات 64 بت وشاع استخدامها. على المعالجات 32 بت البيانات، فإن عرض الناقل الخارجي في تزايد مستمر. على سبيل المثال، تنقل إس دي رام دي دي آر1 128 بت في كل دورة الساعة. في حين تقوم إس دي رام دي دي آر2 بنقل ما لا يقل عن 256 بت بكل دفعة. حوالي 55 ٪ من جميع وحدات المعالجة المركزية التي تباع في العالم هي متحكمات دقيقة (بالإنجليزية: microcontrollers)‏ فئة 8 بت. أقل من 10 ٪ من وحدات المعالجة المركزية التي تباع في كل العالم هي 32 بت أو أكثر.
gold:hypernym
dbr:Form
prov:wasDerivedFrom
wikipedia-en:Bit-level_parallelism?oldid=1084472730&ns=0
dbo:wikiPageLength
2337
foaf:isPrimaryTopicOf
wikipedia-en:Bit-level_parallelism
Subject Item
dbr:Bit_array
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
Subject Item
dbr:Register_file
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
Subject Item
dbr:Packet_level_device
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bitlevel
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bitlevel_device
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bitlevel_devices
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bitlevel_parallel
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bitlevel_parallelisms
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bitlevels
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Pulse_level_device
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit-level
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit-level_device
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit-level_devices
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit-level_parallel
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit-level_parallelisms
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit-levels
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit_level
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit_level_device
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit_level_devices
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit_level_parallel
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit_level_parallelism
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit_level_parallelisms
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit_levels
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
dbr:Bit_parallelism
dbo:wikiPageWikiLink
dbr:Bit-level_parallelism
dbo:wikiPageRedirects
dbr:Bit-level_parallelism
Subject Item
wikipedia-en:Bit-level_parallelism
foaf:primaryTopic
dbr:Bit-level_parallelism