About: Zilog Z280     Goto   Sponge   Distinct   Permalink

An Entity of Type : yago:Whole100003553, within Data Space : dbpedia.org associated with source document(s)
QRcode icon
http://dbpedia.org/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FZilog_Z280

The Zilog Z280 is a 16-bit microprocessor, an enhancement of the Zilog Z80 architecture, introduced in July 1987. It is basically the Z800, renamed, with slight improvements such as being fabricated in CMOS. It was a commercial failure. Zilog added a memory management unit (MMU) to expand the addressing range to 16 MB, features for multitasking and multiprocessor and coprocessor configurations, and 256 bytes of on-chip static RAM, configurable as either a cache for instructions and/or data, or as part of the ordinary address space. It has a huge number of new instructions and addressing modes giving a total of over 2000 combinations. It is capable of efficiently handling 32-bit data operations including hardware multiply, divide, and sign extension. It offers Supervisor and User operating

AttributesValues
rdf:type
rdfs:label
  • Zilog Z280 (es)
  • Zilog Z280 (it)
  • Z280 (ja)
  • Zilog Z280 (pl)
  • Zilog Z280 (pt)
  • Zilog Z280 (ru)
  • Zilog Z280 (en)
  • Zilog Z280 (sv)
rdfs:comment
  • Z280 は、ザイログが1987年に投入した16ビットマイクロプロセッサであり、Z80アーキテクチャの拡張版である。NMOS版Z800のZ8216バージョン(データバスはZ-BUSで16ビット幅、MMUは16MBサポートのバージョン)を若干改良した CMOS 版に基づいているが、ブート時のコンフィギュレーションにより、外部バスを8ビット幅のZ80バスに設定することも出来る。なお、Z800 も Z280 も商業的には完全な失敗だった。メモリ管理ユニット (MMU) を内蔵し、アドレス空間を 16 MB に拡張し、マルチタスクとマルチプロセッサ機能を備え、コプロセッサ構成が可能で、256バイトのキャッシュメモリを備え、命令やアドレッシングモードも豊富であった(組合せは2000以上)。内部のクロック信号は外部クロック信号を2倍または4倍していた(例えば、バスが4MHzなら、CPUは16MHz)。 Z80の拡張としては、その後に登場した日立製作所のHD64180やザイログのeZ80などの方が商業的には成功している。 この記事は2008年11月1日までGFDLバージョン1.3以降の再ライセンス規約に基づいていたFree On-line Dictionary of Computingにある項目の資料が元になっている。 (ja)
  • Zilog Z280 – mikroprocesor firmy ZiLOG, 16-bitowa wersja rozwojowa Zilog Z80 wprowadzona na rynek w czerwcu 1987. Z280 umożliwiał pracę w trybie 8-bitowym zgodnym z szyną Z80 lub 16-bitowym kompatybilnym z szyną Z-BUS zastosowaną w Z8000. Został wyposażony w układ MMU (mógł adresować do 16 MB pamięci), 256 bajtowy cache, cztery wydajne układy DMA, trzy bloki liczników/zegarów, asynchroniczny port szeregowy oraz wiele nowych instrukcji – łącznie było ich ponad 2000. W trybie 16-bitowym, podobnie jak Z8000, umożliwiał podłączenie koprocesora, wbudowany arbiter umożliwiał mu również pracę w trybie multi-procesorowym. Procesor był taktowany wewnętrznie cztery razy szybciej niż jego zewnętrzna magistrala, odpowiednio 16 MHz i 4 MHz. Jest ponad 4 razy szybszy od Z80. (pl)
  • O Zilog Z280 foi uma versão aperfeiçoada de 16 bits do microprocessador Zilog Z80, lançado em julho de 1987. (pt)
  • El Zilog Z280 fue un microprocesador de 16 bits, una mejora de la microarquitectura del Zilog Z80, introducido en julio de 1987. Es básicamente el Z800, renombrado, con leves mejoras, como la fabricación en CMOS.​ Fue un fracaso comercial. Zilog agregó una unidad de gestión de memoria (MMU) para ampliar el espacio de direcciones a 16 MB, una característica para configuraciones de multitarea, multiprocesamiento y coprocesador, una caché de 256 bytes, y un enorme número de nuevas instrucciones y modos de direccionamiento (dando un total de más de 2000 combinaciones). Su reloj interno puede ser configurado para correr 1, 2 o 4 veces más rápido que el reloj externo (p.e., una CPU a 12MHz con un bus a 3 MHz). Las extensiones más exitosas de la arquitectura Z80 incluyen el Hitachi HD64180 de 198 (es)
  • Lo Z280, introdotto nel luglio del 1987, è un microprocessore prodotto dalla Zilog come evoluzione della architettura dello Zilog Z80. Adotta la tecnologia produttiva CMOS e deriva dallo Z800.Sia lo Z280 che lo Z800 non ebbero commercialmente successo. È dotato di un segnale di clock interno con frequenza pari a 1, 2 o 4 volte quella del clock esterno (ad esempio la CPU opera a 16 MHz mentre il bus a 4 MHz). Successivamente furono prodotte altre evoluzioni della architettura dello Zilog Z80 che ebbero un maggiore successo come i processori Hitachi HD64180 e lo Zilog eZ80. (it)
  • The Zilog Z280 is a 16-bit microprocessor, an enhancement of the Zilog Z80 architecture, introduced in July 1987. It is basically the Z800, renamed, with slight improvements such as being fabricated in CMOS. It was a commercial failure. Zilog added a memory management unit (MMU) to expand the addressing range to 16 MB, features for multitasking and multiprocessor and coprocessor configurations, and 256 bytes of on-chip static RAM, configurable as either a cache for instructions and/or data, or as part of the ordinary address space. It has a huge number of new instructions and addressing modes giving a total of over 2000 combinations. It is capable of efficiently handling 32-bit data operations including hardware multiply, divide, and sign extension. It offers Supervisor and User operating (en)
  • Zilog Z280 var en avancerad minidator-inspirerad version av processorn Z80 som lanserades i juli 1987. I grunden var det en något förbättrad CMOS-version av en tidigare från 1985, där dock båda blev kommersiella misslyckanden. De använde en så kallad MMU (Memory Management Unit) för att expandera adressrymden till 16 MB, och hade avancerade funktioner för multitasking, multiprocessor och slavprocessor-konfigurationer. Därutöver introducerades ett mycket stort antal nya instruktioner och adresseringsmoder (totalt över 2000 kombinationer). Adress- och databussarna var multiplexade och den interna klockfrekvensen var dessutom 2 eller 4 gånger den externa (det vill säga en 16 MHz CPU med en 4 eller 8 MHz buss). En 256 bytes cache användes för att kompensera för denna skillnad - en anpassning (sv)
  • Zilog Z280 — 16-битный микропроцессор, обладающий усовершенствованной по сравнению с Z80-архитектурой, выпущенный в июле 1987 года. В данном процессоре был добавлен блок управления памятью (MMU — memory management unit) для расширения объёма адресуемой памяти до 16 МБ, дополнительные функции для многозадачности, мультипроцессорности, сопроцессор, кэш объёмом 256 байт и большое количество новых инструкций и режимов адресации памяти (более 2000 комбинаций). Он способен эффективно обрабатывать 32-битные операции с данными, включая аппаратное умножение, деление и знаковое расширение. Он предлагает режимы работы супервизора и пользователя, а также дополнительно разделяет адресные пространства для инструкций и данных в обоих режимах (всего четыре возможных адресных пространства). В отличие от Z8 (ru)
foaf:depiction
  • http://commons.wikimedia.org/wiki/Special:FilePath/Z280_PLCC_1987.png
  • http://commons.wikimedia.org/wiki/Special:FilePath/STEbus_Z280_CPU_on_100x160mm_Eurocard.png
dcterms:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Link from a Wikipage to an external page
sameAs
dbp:wikiPageUsesTemplate
thumbnail
has abstract
  • El Zilog Z280 fue un microprocesador de 16 bits, una mejora de la microarquitectura del Zilog Z80, introducido en julio de 1987. Es básicamente el Z800, renombrado, con leves mejoras, como la fabricación en CMOS.​ Fue un fracaso comercial. Zilog agregó una unidad de gestión de memoria (MMU) para ampliar el espacio de direcciones a 16 MB, una característica para configuraciones de multitarea, multiprocesamiento y coprocesador, una caché de 256 bytes, y un enorme número de nuevas instrucciones y modos de direccionamiento (dando un total de más de 2000 combinaciones). Su reloj interno puede ser configurado para correr 1, 2 o 4 veces más rápido que el reloj externo (p.e., una CPU a 12MHz con un bus a 3 MHz). Las extensiones más exitosas de la arquitectura Z80 incluyen el Hitachi HD64180 de 1986 y Zilog eZ80 de 2001, entre otros. Ver más en Zilog Z800. El Z280 tenía muchas características avanzadas para la época, la mayoría de las cuales no se volvieron a ver en un procesador Zilog: * Caché de datos/instrucciones * Segmentación * Interfaz Z-BUS de 16 bits de alto rendimiento o bus de 8 bits compatible con el Z-80 * Cuatro contadores/temporizadores de 16 bits * Cuatro canales DMA * UART full duplex * MMU con protección de memoria * Interrupción de excepciones de entrada/salida * Modo supervisor (instrucciones ) * Interrupción de excepciones para * Interrupción de excepciones para emulación de coprocesador * * Soporte para multiprocesamiento, con varios modos de configuración de los buses * Soporte múltiples coprocesadores externos a través de una interfaz de comunicación acelerada * Múltiples páginas de E/S, las cuales permiten dispositivos de E/S internos sin restricciones en el rango de direcciones de los puertos de E/S como en el eZ80, o sin conflictos con dispositivos existentes en la placa madre, como en el Z180. * Aviso de desbordamiento de pila (es)
  • The Zilog Z280 is a 16-bit microprocessor, an enhancement of the Zilog Z80 architecture, introduced in July 1987. It is basically the Z800, renamed, with slight improvements such as being fabricated in CMOS. It was a commercial failure. Zilog added a memory management unit (MMU) to expand the addressing range to 16 MB, features for multitasking and multiprocessor and coprocessor configurations, and 256 bytes of on-chip static RAM, configurable as either a cache for instructions and/or data, or as part of the ordinary address space. It has a huge number of new instructions and addressing modes giving a total of over 2000 combinations. It is capable of efficiently handling 32-bit data operations including hardware multiply, divide, and sign extension. It offers Supervisor and User operating modes, and optionally separate address spaces for instructions and data in both modes (four total possible address spaces). Its internal clock signal can be configured to run at 1, 2 or 4 times the external clock's speed (e.g. a 12MHz CPU with a 3 MHz bus). Unlike the Z80 the Z280 uses a multiplexed arrangement for its address and data busses. More successful extensions of the Z80-architecture include the Hitachi HD64180 in 1986 and Zilog eZ80 in 2001, among others. See further Zilog Z800. The Z280 had many advanced features for its time, most of them never seen again on a Zilog processor: * On-chip instruction and/or data cache, or on-chip RAM * Instruction pipelining * High performance 16-bit Z-BUS interface or 8-bit Z80-compatible bus interface * Built-in MMU with memory protection * Ability to determine which register set is in context with instructions JAF and JAR * Three on-chip 16-bit counter/timers * Four on-chip DMA channels * On-chip full duplex UART * User I/O trap * Supervisor mode (privileged instructions) * Illegal instruction trap * Coprocessor emulation trap * Burst mode memory access * Multiprocessor support, with many bus configuration modes * Support for multiple external coprocessors through an accelerated communication interface * Multiple I/O pages, which also allows for internal I/O devices without restricting the address range of the I/O ports like on eZ80, or conflicting with existing motherboard devices, like the Z180. * Stack overflow warning (en)
  • Z280 は、ザイログが1987年に投入した16ビットマイクロプロセッサであり、Z80アーキテクチャの拡張版である。NMOS版Z800のZ8216バージョン(データバスはZ-BUSで16ビット幅、MMUは16MBサポートのバージョン)を若干改良した CMOS 版に基づいているが、ブート時のコンフィギュレーションにより、外部バスを8ビット幅のZ80バスに設定することも出来る。なお、Z800 も Z280 も商業的には完全な失敗だった。メモリ管理ユニット (MMU) を内蔵し、アドレス空間を 16 MB に拡張し、マルチタスクとマルチプロセッサ機能を備え、コプロセッサ構成が可能で、256バイトのキャッシュメモリを備え、命令やアドレッシングモードも豊富であった(組合せは2000以上)。内部のクロック信号は外部クロック信号を2倍または4倍していた(例えば、バスが4MHzなら、CPUは16MHz)。 Z80の拡張としては、その後に登場した日立製作所のHD64180やザイログのeZ80などの方が商業的には成功している。 この記事は2008年11月1日までGFDLバージョン1.3以降の再ライセンス規約に基づいていたFree On-line Dictionary of Computingにある項目の資料が元になっている。 (ja)
  • Lo Z280, introdotto nel luglio del 1987, è un microprocessore prodotto dalla Zilog come evoluzione della architettura dello Zilog Z80. Adotta la tecnologia produttiva CMOS e deriva dallo Z800.Sia lo Z280 che lo Z800 non ebbero commercialmente successo. Il processore adotta una memory management unit (MMU) capace di indirizzare 16 MB di memoria. Supporta inoltre il multitasking, le configurazioni multiprocessore ed i coprocessori matematici, integra una memoria cache da 256 byte e presenta un considerevole numero di istruzioni e di modi di indirizzamento nuovi (portando il totale a circa 2.000). È dotato di un segnale di clock interno con frequenza pari a 1, 2 o 4 volte quella del clock esterno (ad esempio la CPU opera a 16 MHz mentre il bus a 4 MHz). Successivamente furono prodotte altre evoluzioni della architettura dello Zilog Z80 che ebbero un maggiore successo come i processori Hitachi HD64180 e lo Zilog eZ80. (it)
Faceted Search & Find service v1.17_git139 as of Feb 29 2024


Alternative Linked Data Documents: ODE     Content Formats:   [cxml] [csv]     RDF   [text] [turtle] [ld+json] [rdf+json] [rdf+xml]     ODATA   [atom+xml] [odata+json]     Microdata   [microdata+json] [html]    About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 08.03.3330 as of Mar 19 2024, on Linux (x86_64-generic-linux-glibc212), Single-Server Edition (62 GB total memory, 54 GB memory in use)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2024 OpenLink Software