About: Zilog Z280   Goto Sponge  NotDistinct  Permalink

An Entity of Type : yago:WikicatZilogMicroprocessors, within Data Space : dbpedia.org associated with source document(s)

The Zilog Z280 was a 16-bit microprocessor, an enhancement of the Zilog Z80 architecture, introduced in July 1987. It was basically the Z800, renamed, with slight improvements such as being fabricated in CMOS. It was a commercial failure. Zilog added a memory management unit (MMU) to expand the addressing range to 16 MB, features for multitasking and multiprocessor and coprocessor configurations, a 256 byte cache, and a huge number of new instructions and addressing modes (giving a total of over 2000 combinations). Its internal clock signal can be configured to run at 1, 2 or 4 times the external clock's speed (e.g. a 12MHz CPU with a 3 MHz bus). More successful extensions of the Z80-architecture include Hitachi HD64180 in 1986 and Zilog eZ80 in 2001, among others. See further Zilog Z800.

AttributesValues
rdf:type
rdfs:label
  • Zilog Z280
  • Zilog Z280
  • Z280
  • Zilog Z280
  • Zilog Z280
  • Zilog Z280
rdfs:comment
  • Z280 は、ザイログ社が1987年に投入した16ビットマイクロプロセッサであり、Z80 アーキテクチャの拡張版である。NMOS 版 Z800 のZ8216バージョン(データバスはZ-BUSで16ビット幅、MMUは16MBサポートのバージョン)を若干改良した CMOS 版に基づいているが、ブート時のコンフィギュレーションにより、外部バスを8bit幅のZ80バスに設定することも出来る。なお、Z800 も Z280 も商業的には完全な失敗だった。メモリ管理ユニット(MMU)を内蔵し、アドレス空間を 16 MB に拡張し、マルチタスクとマルチプロセッサ機能を備え、コプロセッサ構成が可能で、256バイトのキャッシュメモリを備え、命令やアドレッシングモードも豊富であった(組合せは2000以上)。内部のクロック信号は外部クロック信号を2倍または4倍していた(例えば、バスが 4MHz なら、CPU は 16 MHz)。 Z80 の拡張としては、その後に登場した日立製作所の HD64180 やザイログのeZ80などの方が商業的には成功している。 この記事は2008年11月1日までGFDLバージョン1.3以降の再ライセンス規約に基いていたFree On-line Dictionary of Computingにある項目の資料が元になっている。
  • Zilog Z280 – mikroprocesor firmy ZiLOG, 16-bitowa wersja rozwojowa Zilog Z80 wprowadzona na rynek w czerwcu 1987. Z280 został wyposażony w układ MMU (mógł adresować do 16 MB pamięci), 256 bajtowy cache i wiele nowych instrukcji – łącznie było ich ponad 2000. Procesor był taktowany wewnętrznie cztery razy szybciej niż jego zewnętrzna magistrala, odpowiednio 16 MHz i 4 MHz. Jest ponad 4 razy szybszy od Z80.
  • O Zilog Z280 foi uma versão aperfeiçoada de 16 bits do microprocessador Zilog Z80, lançado em julho de 1987.
  • Zilog Z280 — 8-ми битный микропроцессор, обладающий усовершенствованной по сравнению с Zilog Z80 архитектурой, выпущенный в июле 1987 года. В данном процессоре был добавлен блок управления памятью (MMU — memory management unit (англ.)) для расширения объёма адресуемой памяти до 16 МБ, дополнительные функции для многозадачности, мультипроцессорности, сопроцессор, кэш объёмом 256 байт и большое количество новых инструкций и режимов адресации памяти (более 2000 комбинаций).
  • The Zilog Z280 was a 16-bit microprocessor, an enhancement of the Zilog Z80 architecture, introduced in July 1987. It was basically the Z800, renamed, with slight improvements such as being fabricated in CMOS. It was a commercial failure. Zilog added a memory management unit (MMU) to expand the addressing range to 16 MB, features for multitasking and multiprocessor and coprocessor configurations, a 256 byte cache, and a huge number of new instructions and addressing modes (giving a total of over 2000 combinations). Its internal clock signal can be configured to run at 1, 2 or 4 times the external clock's speed (e.g. a 12MHz CPU with a 3 MHz bus). More successful extensions of the Z80-architecture include Hitachi HD64180 in 1986 and Zilog eZ80 in 2001, among others. See further Zilog Z800.
  • Lo Z280, introdotto nel luglio del 1987, è un microprocessore prodotto dalla Zilog come evoluzione della architettura dello Zilog Z80. Adotta la tecnologia produttiva CMOS e deriva dallo Z800.Sia lo Z280 che lo Z800 non ebbero commercialmente successo. È dotato di un segnale di clock interno con frequenza pari a 1, 2 o 4 volte quella del clock esterno (ad esempio la CPU opera a 16 MHz mentre il bus a 4 MHz). Successivamente furono prodotte altre evoluzioni della architettura dello Zilog Z80 che ebbero un maggiore successo come i processori Hitachi HD64180 e lo Zilog eZ80.
sameAs
dct:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Link from a Wikipage to an external page
foaf:depiction
  • External Image
foaf:isPrimaryTopicOf
thumbnail
prov:wasDerivedFrom
has abstract
  • The Zilog Z280 was a 16-bit microprocessor, an enhancement of the Zilog Z80 architecture, introduced in July 1987. It was basically the Z800, renamed, with slight improvements such as being fabricated in CMOS. It was a commercial failure. Zilog added a memory management unit (MMU) to expand the addressing range to 16 MB, features for multitasking and multiprocessor and coprocessor configurations, a 256 byte cache, and a huge number of new instructions and addressing modes (giving a total of over 2000 combinations). Its internal clock signal can be configured to run at 1, 2 or 4 times the external clock's speed (e.g. a 12MHz CPU with a 3 MHz bus). More successful extensions of the Z80-architecture include Hitachi HD64180 in 1986 and Zilog eZ80 in 2001, among others. See further Zilog Z800. The Z280 had many advanced features for its time, most of them never seen again on a Zilog processor: * Built-in instruction/data cache * Pipelining * high performance 16 bit Z-BUS interface or 8-bit Z80-compatible bus interface * four on-chip 16 bit counter/timers * four on-chip DMA channels * On-chip full duplex UART * Built-in MMU with Memory protection * User I/O trap * Supervisor mode (privileged instructions) * Illegal instruction trap * Coprocessor emulation trap * Burst memory access * Multiprocessor support, with many bus configuration modes * Support for multiple external coprocessors through an accelerated communication interface * Multiple I/O pages, which also allows for internal I/O devices without restricting the address range of the I/O ports like on eZ80, or conflicting with existing motherboard devices, like the Z180. * Stack overflow warning
  • Lo Z280, introdotto nel luglio del 1987, è un microprocessore prodotto dalla Zilog come evoluzione della architettura dello Zilog Z80. Adotta la tecnologia produttiva CMOS e deriva dallo Z800.Sia lo Z280 che lo Z800 non ebbero commercialmente successo. Il processore adotta una memory management unit (MMU) capace di indirizzare 16 MB di memoria. Supporta inoltre il multitasking, le configurazioni multiprocessore ed i coprocessori matematici, integra una memoria cache da 256 byte e presenta un considerevole numero di istruzioni e di modi di indirizzamento nuovi (portando il totale a circa 2.000). È dotato di un segnale di clock interno con frequenza pari a 1, 2 o 4 volte quella del clock esterno (ad esempio la CPU opera a 16 MHz mentre il bus a 4 MHz). Successivamente furono prodotte altre evoluzioni della architettura dello Zilog Z80 che ebbero un maggiore successo come i processori Hitachi HD64180 e lo Zilog eZ80.
  • Z280 は、ザイログ社が1987年に投入した16ビットマイクロプロセッサであり、Z80 アーキテクチャの拡張版である。NMOS 版 Z800 のZ8216バージョン(データバスはZ-BUSで16ビット幅、MMUは16MBサポートのバージョン)を若干改良した CMOS 版に基づいているが、ブート時のコンフィギュレーションにより、外部バスを8bit幅のZ80バスに設定することも出来る。なお、Z800 も Z280 も商業的には完全な失敗だった。メモリ管理ユニット(MMU)を内蔵し、アドレス空間を 16 MB に拡張し、マルチタスクとマルチプロセッサ機能を備え、コプロセッサ構成が可能で、256バイトのキャッシュメモリを備え、命令やアドレッシングモードも豊富であった(組合せは2000以上)。内部のクロック信号は外部クロック信号を2倍または4倍していた(例えば、バスが 4MHz なら、CPU は 16 MHz)。 Z80 の拡張としては、その後に登場した日立製作所の HD64180 やザイログのeZ80などの方が商業的には成功している。 この記事は2008年11月1日までGFDLバージョン1.3以降の再ライセンス規約に基いていたFree On-line Dictionary of Computingにある項目の資料が元になっている。
  • Zilog Z280 – mikroprocesor firmy ZiLOG, 16-bitowa wersja rozwojowa Zilog Z80 wprowadzona na rynek w czerwcu 1987. Z280 został wyposażony w układ MMU (mógł adresować do 16 MB pamięci), 256 bajtowy cache i wiele nowych instrukcji – łącznie było ich ponad 2000. Procesor był taktowany wewnętrznie cztery razy szybciej niż jego zewnętrzna magistrala, odpowiednio 16 MHz i 4 MHz. Jest ponad 4 razy szybszy od Z80.
  • O Zilog Z280 foi uma versão aperfeiçoada de 16 bits do microprocessador Zilog Z80, lançado em julho de 1987.
  • Zilog Z280 — 8-ми битный микропроцессор, обладающий усовершенствованной по сравнению с Zilog Z80 архитектурой, выпущенный в июле 1987 года. В данном процессоре был добавлен блок управления памятью (MMU — memory management unit (англ.)) для расширения объёма адресуемой памяти до 16 МБ, дополнительные функции для многозадачности, мультипроцессорности, сопроцессор, кэш объёмом 256 байт и большое количество новых инструкций и режимов адресации памяти (более 2000 комбинаций).
http://purl.org/voc/vrank#hasRank
http://purl.org/li...ics/gold/hypernym
is Link from a Wikipage to another Wikipage of
is Wikipage redirect of
is foaf:primaryTopic of
Faceted Search & Find service v1.17_git21 as of Mar 09 2019


Alternative Linked Data Documents: PivotViewer | iSPARQL | ODE     Content Formats:       RDF       ODATA       Microdata      About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 07.20.3230 as of May 1 2019, on Linux (x86_64-generic-linux-glibc25), Single-Server Edition (61 GB total memory)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2019 OpenLink Software