About: Interleaved memory     Goto   Sponge   NotDistinct   Permalink

An Entity of Type : owl:Thing, within Data Space : dbpedia.org associated with source document(s)
QRcode icon
http://dbpedia.org/describe/?url=http%3A%2F%2Fdbpedia.org%2Fresource%2FInterleaved_memory

In computing, interleaved memory is a design made to compensate for the relatively slow speed of dynamic random-access memory (DRAM) or core memory, by spreading memory addresses evenly across memory banks. That way, contiguous memory reads and writes are using each memory bank in turn, resulting in higher memory throughputs due to reduced waiting for memory banks to become ready for desired operations.

AttributesValues
rdfs:label
  • Speicherverschränkung
  • Interleaved memory
  • Interleaved memory
  • メモリインターリーブ
rdfs:comment
  • Bei einer Speicherverschränkung (aus dem englischen memory interleaving) wird der Speicher in gleich große, voneinander unabhängige Bereiche (Module, Speicherbänke) unterteilt, die zeitlich verschränkt gelesen oder beschrieben werden können. Aufeinander folgende Speicherworte werden zyklisch in aufeinander folgenden Speicherbänken abgespeichert.
  • In computing, interleaved memory is a design made to compensate for the relatively slow speed of dynamic random-access memory (DRAM) or core memory, by spreading memory addresses evenly across memory banks. That way, contiguous memory reads and writes are using each memory bank in turn, resulting in higher memory throughputs due to reduced waiting for memory banks to become ready for desired operations.
  • On nomme interleaving le système d'adressage consistant à aller chercher le contenu des adresses paires dans un banc de mémoire et celui des adresses impaires dans un autre. Il est possible de presque doubler ainsi le débit apparent de la mémoire, en tout cas aussi longtemps que des adresses sont explorées de façon consécutive en lecture, en écriture, ou en exécution d'instructions. Une autre façon de doubler le débit de la mémoire, si le bus et le nombre de broches du microprocesseur le permettent, consiste à doubler le chemin de données.
  • メモリインターリーブ(英: memory interleaving)とは、主記憶装置とCPUとの間のデータ転送を高速化する方法の一つである。 CPUの処理速度と比較し、主記憶装置へのアクセス時間は遅い。そのため、CPUからのデータ転送要求が行われてから実際にデータが転送終了されるまでの間、処理が待たされることになり、CPUの処理能力を十分に発揮できない。 それを解消するために、主記憶装置を複数のメモリバンクに分割し、CPUからのデータ転送要求を同時に(またはごく短いタイムラグをはさんで)複数のメモリバンクに発行する。それにより、CPUの待ち時間を極小化し、高速化することができる。 2010年現在のパソコンで広く使われているデュアルチャネル、トリプルチャネルはメモリインターリーブの一例であり、2個ないし3個のバンクを同期して読み書きすることで高速化を図っている。 しかしながらメモリインターリーブとはより包括的な概念であり、各バンクの読み書きは完全に同期している必要はなく、いくらかのズレがあってもよい。 富士通PRIMEPOWERで実装されているメモリインターリーブ機構は、各バンクの読み込みについてそれぞれが完了するまでの時間内に次のアクセスをオーバーラップさせながら行う。例えば4バンクを順に読んだ場合24クロック必要のところが15クロックまで短縮できることが概念図で示されている。
sameAs
dct:subject
Wikipage page ID
Wikipage revision ID
Link from a Wikipage to another Wikipage
Link from a Wikipage to an external page
foaf:depiction
  • External Image
foaf:isPrimaryTopicOf
thumbnail
prov:wasDerivedFrom
has abstract
  • Bei einer Speicherverschränkung (aus dem englischen memory interleaving) wird der Speicher in gleich große, voneinander unabhängige Bereiche (Module, Speicherbänke) unterteilt, die zeitlich verschränkt gelesen oder beschrieben werden können. Aufeinander folgende Speicherworte werden zyklisch in aufeinander folgenden Speicherbänken abgespeichert. Hat der Speicher eine geringere Taktrate als der Prozessor, verringern sich durch den abwechselnden Zugriff die Wartezeiten für Speicheroperationen. Ein langsamerer Speicherbaustein hat also mehr Zeit zur Verarbeitung eines einzelnen Zugriffs, für den Prozessor sieht der Speicher schneller aus. Das hat in der Praxis erhebliche Auswirkungen, da die modernen Prozessoren in der Regel schneller sind als der Hauptspeicher, weshalb man schon mit anderen Methoden, vor allem mehreren Ebenen von Cache-Speichern, versucht, den Hauptspeicher auf das Geschwindigkeitsniveau der Prozessoren zu heben.
  • On nomme interleaving le système d'adressage consistant à aller chercher le contenu des adresses paires dans un banc de mémoire et celui des adresses impaires dans un autre. Il est possible de presque doubler ainsi le débit apparent de la mémoire, en tout cas aussi longtemps que des adresses sont explorées de façon consécutive en lecture, en écriture, ou en exécution d'instructions. Une autre façon de doubler le débit de la mémoire, si le bus et le nombre de broches du microprocesseur le permettent, consiste à doubler le chemin de données. Cette technique est proche dans son esprit de celle de l'agrégation de disques du RAID 0.
  • メモリインターリーブ(英: memory interleaving)とは、主記憶装置とCPUとの間のデータ転送を高速化する方法の一つである。 CPUの処理速度と比較し、主記憶装置へのアクセス時間は遅い。そのため、CPUからのデータ転送要求が行われてから実際にデータが転送終了されるまでの間、処理が待たされることになり、CPUの処理能力を十分に発揮できない。 それを解消するために、主記憶装置を複数のメモリバンクに分割し、CPUからのデータ転送要求を同時に(またはごく短いタイムラグをはさんで)複数のメモリバンクに発行する。それにより、CPUの待ち時間を極小化し、高速化することができる。 2010年現在のパソコンで広く使われているデュアルチャネル、トリプルチャネルはメモリインターリーブの一例であり、2個ないし3個のバンクを同期して読み書きすることで高速化を図っている。 しかしながらメモリインターリーブとはより包括的な概念であり、各バンクの読み書きは完全に同期している必要はなく、いくらかのズレがあってもよい。 富士通PRIMEPOWERで実装されているメモリインターリーブ機構は、各バンクの読み込みについてそれぞれが完了するまでの時間内に次のアクセスをオーバーラップさせながら行う。例えば4バンクを順に読んだ場合24クロック必要のところが15クロックまで短縮できることが概念図で示されている。 いずれにおいても各バンクのメモリは協調させながら読み書きを行う必要がある。そのため、メモリモジュールの駆動周波数および容量については同一、もしくは著しい制限があり、通常各バンクは同じ駆動周波数、同一容量であることが要求される。
  • In computing, interleaved memory is a design made to compensate for the relatively slow speed of dynamic random-access memory (DRAM) or core memory, by spreading memory addresses evenly across memory banks. That way, contiguous memory reads and writes are using each memory bank in turn, resulting in higher memory throughputs due to reduced waiting for memory banks to become ready for desired operations. It is different from multi-channel memory architectures, primarily as interleaved memory is not adding more channels between the main memory and the memory controller. However, channel interleaving is also possible, for example in freescale i.MX6 processors, which allow interleaving to be done between two channels.
http://purl.org/voc/vrank#hasRank
http://purl.org/li...ics/gold/hypernym
is differentFrom of
is Link from a Wikipage to another Wikipage of
is Wikipage redirect of
is foaf:primaryTopic of
Faceted Search & Find service v1.17_git39 as of Aug 09 2019


Alternative Linked Data Documents: PivotViewer | iSPARQL | ODE     Content Formats:       RDF       ODATA       Microdata      About   
This material is Open Knowledge   W3C Semantic Web Technology [RDF Data] Valid XHTML + RDFa
OpenLink Virtuoso version 07.20.3232 as of Aug 9 2019, on Linux (x86_64-generic-linux-glibc25), Single-Server Edition (61 GB total memory)
Data on this page belongs to its respective rights holders.
Virtuoso Faceted Browser Copyright © 2009-2019 OpenLink Software